新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 单片机总线概述,单片机的三总线结构

单片机总线概述,单片机的三总线结构

作者:时间:2018-07-25来源:网络收藏

  一、概述

本文引用地址:http://www.eepw.com.cn/article/201807/389497.htm

  计算机系统是以微处理器为核心的,各器件要与微处理器相连,且必须协调工作,所以在微处理机中引入了的概念,各器件共同享用,任何时候只能有一个器件发送数据(可以有多个器件同时接收数据) 。

  计算机的总线分为控制总线、地址总线和数据总线等三种。而数据总线用于传送数据,控制总线用于传送控制信号, 地址总线则用于选择存储单元或外设。

  二、的三总线结构

  51系列具有完善的总线接口时序,可以扩展控制对象,其直接寻址能力达到64k( 2的16次方) 。在总线模式下,不同的对象共享总线,独立编址、分时复用总线,CPU 通过地址选择访问的对象,完成与各对象之间的信息传递。


  三总线扩展示意如图1 所示。

  1、数据总线

  51 单片机的数据总线为P0 口,P0 口为双向数据通道,CPU 从P0 口送出和读回数据。

  2、地址总线

  51 系列单片机的地址总线为16 位。

  为了节约芯片引脚,采用P0 口复用方式,除了作为数据总线外,在ALE 信号时序匹配下,通过外置的数据锁存器,在总线访问前半周期从P0口送出低8位地址,后半周期从P0 口送出8 位数据。

  高8位地址则通过P2 口送出。

  3、控制总线

  51 系列单片机的控制总线包括读控制信号P3.7 和写控制信号P3.6 等,二者分别作为总线模式下数据读和数据写的使能信号。

  三、单片机总线时序分析

  51 单片机总线时序如图2 所示。


  从图2 中可以看出,完成一次总线( 读写) 操作周期为T,P0 口分时复用,在T0 期间,P0 口送出低8 位地址,在ALE 的下降沿完成数据锁存,送出低8位地址信号。在T1 期间,P0 口作为数据总线使用,送出或读入数据,数据的读写操作在读、写控制信号的低电平期间完成。

  需要注意的是,在控制信号( 读、写信号) 有效期间,P2 口送出高8位地址,配合数据锁存器输出的低8 位地址,实现16 位地址总线,即64kB 范围的内的寻址。

  由于CPU不可能同时执行读和写操作,所以读、写信号不可能同时有效。

 四、常见单片机编址电路

  1、简单地址扩展

  51 单片机的P2 口可以直接作为高8位地址总线使用,在一些简单系统电路中,常使用P2口直接编址驱动。

  下面以使用数据缓冲器74LS273 驱动数码显示为例,分析P2 口编址驱动的静态数码显示电路的设计。

  一位LED 数码显示单元电路如图3 所示。


  WR 与A8( P2.0) 相或提供74LS273的时钟信号,当执行“MOVX @DPTR,A”指令时,地址信息由DPTR 寄存器确定,会出现有效的写信号WR,只有当地址A8 为满足“0”时,写信号才可以作为74LS273 的时钟信号输入,完成数据锁存。

  P2 口为A8~A15 的8 位地址线,很容易扩展到8 只LED 数码管,WR 信号分别与A8~A15 按或关系连接,每位地址线均为低电平有效,即可实现8 个有效地址。

  该方案电路简单,但有效地址数太少,不适用于复杂系统设计。


上一页 1 2 下一页

关键词: 单片机 总线

评论


相关推荐

技术专区

关闭