新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于FPGA的双振荡电路定时器设计

基于FPGA的双振荡电路定时器设计

作者:时间:2017-06-05来源:网络收藏

考虑冲击环境下会遇到的问题,并分析了单一的晶体振荡器和谐振振荡器都不能很好地满足抗冲击性和高精度两方面要求,因此提出了一种基于设计的双振荡。此能有效地解决爆破作业中延时雷管起爆精度和抗冲击性能之间的矛盾。更主要的是CPLD的时序比集成芯片更加容易控制。在实现,该设计的定时精度达到,很好地满足系统性能要求。本方法具有结构简单、成本低、可靠性高、精度高等优点。

基于双振荡电路定时器的设计.pdf

本文引用地址:http://www.eepw.com.cn/article/201706/348948.htm


关键词: 定时器 纳秒级 FPGA

评论


相关推荐

技术专区

关闭