新闻中心

EEPW首页 > 模拟技术 > 设计应用 > TTL或CMOS集电极开路输出的功耗

TTL或CMOS集电极开路输出的功耗

作者:时间:2010-06-12来源:网络收藏

用来计算输出电路静态的公式如下:

本文引用地址:http://www.eepw.com.cn/article/187947.htm

其中:VT=上拉电阻的有效端接电压
R=端接电阻的有效值
VHI=高电平输出(通常等于VT)
VLO=低电平输出
VEE=输出晶体管的射极(或源极)的电源电压
P静态=输出驱动器的

BTL系列的收发器使用驱动器,上拉电阻与+2.0V相连。逻辑工作电平为+2.0V和+1.0V。BTL驱动电路包含一个肖特基二极管(见图2.11中的D1),与它的输出引脚串联。当Q1截止时此二极管反向偏置,形成一个非常低的输出电容,典型值为6.5PF。低输出电容是BTL技术的主要优势。

在三态时,推拉输出电路总是用一个反向偏置的基极-发射极PN结与线路相连。PN结的结电容必须足够大,以便能提供大的输出驱动电流,它远远大于一般的输入电容。与之相反,BTL驱动电路在转为OFF状态时的电容非常小。



评论


相关推荐

技术专区

关闭