新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于SERDES收发器和CPRI的电信系统低延迟变化设计

基于SERDES收发器和CPRI的电信系统低延迟变化设计

作者:时间:2010-10-12来源:网络收藏

  本文讨论利用带嵌入式链路IP内核的低成本FPGA,来实现的考虑因素。

本文引用地址:http://www.eepw.com.cn/article/151433.htm

  无线设备制造商正受到以更小体积、更低功耗、更低制造成本来布署基站架构的压力。当通过WiMax和LTE网络开展新业务的同服务时,他们还面临提高覆盖范围、带宽和可扩展性的压力。解决这些应用挑战的关键策略是从基站中分离出RF接收器和功率放大器,并紧靠它们各自的天线重新,从而使简化后的基站直接驱动天线。本文讨论利用带嵌入式链路IP内核的低成本FPGA,来实现的考虑因素。

  实现这种的一个解决方法是利用通用公共无线接口(),通过光纤传送数字基带数据到远程无线头(RRH)。根据CPRI规范,基站用作无线设备控制器(REC),而RRH用作无线设备(RE)。在此方案中,所有的RE在指定的时间必须同步和传输,这样,待解决的器件和系统级关键问题是如何使各种天线之间的传输时间最小。本文讨论利用带嵌入式和CPRI链路IP内核的低成本FPGA,来实现电信系统低变化设计的考虑因素。

  RRH的部署

  从驻点(hotel)基站分离无线频率(RF)收发器和功率放大器的优点很多,如图1所示。但最吸引人的优势体现在功耗、部署的灵活性、更小的固定面积,以及更低的CAPEX(固定投资)和OPEX(运营费用)方面。

  

 RRH网络拓扑结构 www.elecfans.com


  由于无线头从主基带模块里分离出来,所以必须确保系统能校准无线头和hotel BTS之间的所有延时,以便能遵从传输时间规范(即最大可接受的周期内对齐)。由于采用分集传输,公共数据经由不同的RE传送,这意味着发送对齐误差在各种RE之间是可知且可控,以取保正确运行。

  通常,通过FPGA的CPRI链接的回路延迟取决于其发送路径(包括串行器、物理编码子层,桥接FIFO和FPGA结构),和返回时的接收路径(类似于发送路径,不过是反向的)。图2给出了一个例子。此外,这个延时需要再加上传输媒质(最常用的是光纤)导致的延时。

  因为操作员将延时信息用于系统校准,比如为了使信号强度最大和改进跟踪需要确定不同系统的地理位置,这必须确保通过整个来回路径的延时变化在系统正常工作期间以及各种上电方案和情况时随工艺、电压和温度变化最小。因为从每个RRH跳的变化是累加的,这个需求通过级联RRH被放大,在延时变化规范方面导致甚至更小的容忍度。

  CPRI规范对此特别关注,针对CPRI收发器的单向和来回行程延时,在3.5.3(R-19和R-20)条款做了清楚的说明。对于3GPP和WiMAX,这个规范为一跳的延时精确性是±16.276ns(来回行程,不包括传输媒质),每增加一跳,减少这个数目(即2跳是±16.276除2,或者±8.138ns等)。

  针对低延迟变化的FPGA实现

  图2给出了传统SERDES/PCS实现中的主要功能块,黄色部分是导致延时变化的主要功能块。

  

传统的CPRI接收器实现方案 www.elecfans.com

  图2:传统的CPRI接收器实现方案。

  导致延时变化的模块有好几个,包括模拟SERDES、数字PCS逻辑以及实际的软IP。模拟SERDES有相对紧凑的时序,百万分之一秒的变化主要源于工艺、电压和温度的变化。因此对延时变化预算没有很大的影响。

  然而,字对齐和桥接FIFO是引起延时变化很大的两个主要原因。如图3所示,字对齐功能会导致多达9位周期的延时变化,这取决于10位周期内字对齐指针的初始位置。如果10位的采样窗口能很好地捕获对齐字符(如图3a所示),那就没有延时。如果采样窗口没有与字符对齐,则将导致多达9位周期的延时(如图3b所示)。对于工作频率为2.488Gbps(400ps周期)的CPRI链路,这意味最坏延迟变化为±1.8ns。

  

字对齐导致的延时变化 www.elecfans.com

  图3:字对齐导致的延时变化。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭