新闻中心

EEPW首页 > 嵌入式系统 > 专题 > 恩智浦半导体LPC1800 MCU具备业界最佳ARM Cortex-M3性能

恩智浦半导体LPC1800 MCU具备业界最佳ARM Cortex-M3性能

作者:时间:2012-02-23来源:电子产品世界

  恩智浦半导体宣佈推出业界最佳性能的ARM® -M3的低功耗最佳化设计,使其在Flash或RAM中的极低频率到150Mhz的範围中,均可发挥最大化的性能。此性能为广大的需求应用提供了最多的连接和频宽的选择。灵活的双组256位元Flash记忆体支援读、写操作,可保存「黄金副本(golden copy)」,防止在重新编程中出现失误,也可以简单地成为单储存位元使用。也支援两种最新週边设备:灵活的四路SPI介面和可配置计时器子系统。

本文引用地址:http://www.eepw.com.cn/article/129414.htm

  恩智浦半导体副总裁暨产品线总经理Geoff Lees表示:「为ARM -M3树立新的性能标竿。恩智浦以可靠的高性能记忆体架构和系统周边设备的不断创新,造就与众不同的LPC1800。」

  恩智浦90nm製程带来低功耗高性能的大容量记忆体

  LPC1800採用恩智浦的90nm超低漏电製程技术,具有运行速度更快、动态功耗更低的特点,独有的低漏电最佳化将待机模式下的漏电流降低10至100倍。LPC1800为-M3提供业界最大的On-chip SRAM,在多位元中最高可达200KB,每个位元都有独立匯流排存取,具备更高吞吐量,亦可分别进行断电(power down)控制进入低功耗工作模式。双位元1MB Flash架构提供最可靠的应用中重新编程,支援不间断Flash操作。

  无缝高速四路SPI介面和可配置计时器子系统

  恩智浦以迅速採用四路SPI架构在新型串列Flash记忆体中的优势,首次推出无缝高速介面,几乎可与所有SPI和四路SPI厂商连接。高速介面与四路SPI记忆体连接时,每路的速率可达80 Mbps,其Off-chip资料和代码执行速度远远高出On-chip记忆体。

  LPC1800可配置计时器子系统由包含状态机的计时器阵列组成,支援多种复杂功能,包含事件控制的PWM波形生成、ADC同步和Dead time控制。此计时器子系统为嵌入式设计者增加了灵活性,能为电源转换、照明和电机等多种应用建立使用者定义的波形和控制信号。

  LPC1800的其他可用周边设备包含两个HS USB控制器、On-chip HS PHY、支援硬体TCP/IP核对计算的10/100T乙太网路控制器、高解析度彩色LCD控制器和AES解密,其中包含两个用于储存密钥的128位元安全动态密码(on-time password, OTP)记忆体。AES加密版本可依需求提供。

  LPC1800标準特性

  该系列所有产品标準特性包括含有启动代码的32 KB ROM和On-chip软体驱动器、8通道通用DMA (GPDMA)控制器,两个10位元ADC (Analog-to-Digital Converter)和一个转换採样速率为400k/s的 10位元ADC、马达控制PWM和正交编码器介面、4个UART、2个快速模式I2C、I2S、2个SSP/SPI、智慧卡介面、4个计时器、视窗监视计时器、警报计时器、具256位元电池供电备份暂存器的超低功耗RTC以及高达80个通用I/O引脚。



评论

技术专区

关闭