新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 小尺寸集成电路CDM测试

小尺寸集成电路CDM测试

—— 使用场致CDM测试改善小器件可测试性的构想
作者:时间:2010-12-26来源:电子产品世界收藏

  摘要:本文将探讨小器件测试的难处,并提出一些已经尝试用于使用场致测试方法改善小器件可测试性的构想。

本文引用地址:http://www.eepw.com.cn/article/115740.htm

  关键词:;测试;

  简介

  集成电路()的静电放电(ESD)强固性可藉多种测试来区分。最普遍的测试类型是人体模型(HBM)和充电器件模型(CDM)。这两种ESD测试类型旨在揭示包含基本ESD控制的制造环境下,电路在ESD应力下的存续情况如何。HBM是应用最久的ESD测试,但工厂ESD控制专家普遍认为,在现代高度自动化的组装运营中,CDM是更重要的ESD测试。CDM应力的大小会随着器件的尺寸而变化。有关CDM的“传统智慧”更认为不需要测试尺寸极小的集成电路,因为峰值电流快

  小尺寸集成电路CDM测试

   CDM Test for Small Devices Robert Ashton 安森美半导体,Marty Johnson 国家仪器,Scott Ward 德州仪器 速变小直至消失。我们在此前的文章中曾指出,极小器件的峰值电流并不像通常认为的那样快速变小直至消失。高速示波器测量显示,即使脉冲宽度变得很窄,极小器件的峰值电流仍令人吃惊地保持高电平。过去,由于这些大峰值电流被忽略,因为使用了场致CDM测试标准所提倡的1 GHz示波器,而场致CDM测试 是最普及的CDM测试形式。

  测试小器件时面临的问题

  观测到极小集成电路超出预料的峰值电流,对负责测试极小器件(尺寸仅为较小的个位数毫米等级)的ESD测试工程师而言可不是什么好消息。图1显示了置于场致CDM测试装置上的8球栅(ball)芯片级封装。必须接触每个被测引脚的探针(的尺寸)占到整个集成电路尺寸的不小比例。显而易见,移动被测器件并不需要太多的探针接触;只是要求反复调整器件的位置。

  在场致CDM测试期间,按惯例要使用真空来固持(hold)被测器件(DUT)的位置。真空通常不能非常安全地固持极小的器件。此外,真空孔(的截面积)占到被测器件尺寸的不小比例,可能会影响器件应力。当真空孔尺寸超过被测器件面积的18%时,应力的大小就开始下降。图2比较了置于真空孔与不置于真空孔上 的器件在峰值电流或完整电荷(total charge)条件下测量得到的应力大小。

  在CDM测试期间使用真空来固持器件,由此带来两个问题。首先,它不起作用,即便起作用,也会开始影响测试结果。业界已经尝试使用两种方法来改善小器件的可测试性——将小封装贴在某类夹具(holder)上,或以支撑结构或模板来固持器件的位置。

  使用夹具固持小器件

  已经在三种条件下使用6 μSMD 裸片来进行CDM测试:仅器件本身、器件贴装在14DIP转换板上,以及在36LLP替代板(Surrogate Board)上,如图3所示。图4显示了这三种条件下以500 V电压采用8 GHz示波器所获得的CDM测试波形。这些结果显示,贴装在电路板上会增加施加给集成电路的应力。36LLP替代板上应力的增加颇为适度,可以视为易于操作性与更可靠测试结果之间的最佳折衷。贴装在14DIP转换板上的应力增加更为严重,大概不是一个可接受的折衷办法。好消息是36LLP替代板实际上比测试期间会移动的14DIP转换板更易于操作。


上一页 1 2 下一页

关键词: CDM IC 201012

评论


相关推荐

技术专区

关闭