根据小波去噪的原理及特点,提出了用 FPGA实现小波实时信号处理的方法。实验结果证明采用FPGA实现小波信号处理能在低信噪比的情况下有效去除噪声,同时能够满足信号处理系统的实时性要求。
关键字:
小波去噪 信噪比 FPGA
主要介绍了HDB3 码( 三阶高密度双极性码) 的编码原理,并提出了一种利用FPGA( 现场可编程门阵列) 实现HDB3编码的设计方法。
关键字:
HDB3编码 高密度双极性码 FPGA
采样率变换器是多采样率系统的一个重要组成部分。详细讨论了有理数采样率变换器的原理,同时结合多采样率系统网络的等效变换和FIR滤波器的多相分解形式[1~2],给出了适合于硬件实现的一种高效的多相结构,并在Altera公司的FPGA芯片EP1C3T144C6上进行了实现与验证。
关键字:
多采样率系统 多相结构 FPGA
由于电控汽油机在燃用不同比例甲醇汽油时受空燃比自适应调整的限制而不能正常运转的问题,提出利用FPGA技术将电控单元输出的喷油脉宽信号进行扩展处理,使得电控汽油机在燃用不同比例甲醇汽油时,空燃比能够维持在理论空燃比附近,从而使得电控汽油机能够正常运转。本系统采用Altera公司的Cyclone系列FPGA芯片EP1C12Q240C8N,在Quatus II开发环境中给出硬件设计和功能仿真。经过测试,系统满足对喷油脉宽信号的扩展处理要求且系统性能稳定。
关键字:
空燃比 喷油脉宽 FPGA
介绍了在激光告警系统中采用异步FIFO解决A/D数据采样与FPGA数据处理模块之间的不同速率匹配问题。在分析异步FIFO设计难点基础上,提出利用Gray码计数器作为读写地址编码,有效地同步了异步信号,避免了亚稳态现象的产生,给不同速率间的数据传输提供了一种有效的解决方案。
关键字:
异步FIFO A/D数据采样 FPGA
在雷达设计中,需要对接收到的信号首先进行模数转换,其转换速度和准确性直接决定了之后FFT等运算的准确性,最终影响雷达测量精度。介绍了一种基于FPGA,利用芯片ADS7890实现一种快速14位串行AD转换,对系统的软件和硬件做了说明。硬件部分主要为ADS7890的基本外围电路以及芯片EP2C35F672C与其的控制连接,软件部分利用Quartus II 8.0编程。
关键字:
AD转换 毫米波雷达测距 FPGA
赛灵思公司(Xilinx)最新推出的ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达30%。此外,该新型套件还提供了基于时序的高级设计保存功能、为即插即用设计提供符合AMBA 4 AXI4 规范的IP支持,同时具备第四代部分重配置功能的直观设计流程,可降低多种高性能应用的系统成本。
关键字:
Xilinx 设计套件 FPGA
通过对步进电机的驱动控制原理的分析,利用Verilog语言进行层次化设计,最后实现了基于FPGA步进电机的驱动控制系统。该系统可以实现步进电机按既定角度和方向转动及定位控制等功能。仿真和综合的结果表明,该系统不但可以达到对步进电机的驱动控制,同时也优化了传统的系统结构,提高了系统的抗干扰能力和稳定性,可用于工业自动化、办公自动化等应用场合。
关键字:
步进电机 Verilog FPGA
提出了一种高效并行的二维离散提升小波(DWT)变换结构,该结构只需要7 行数据缓存,即可实现行和列方向同时进行滤波变换。
关键字:
小波变换 数据缓存 FPGA IP核
介绍了一种基于FPGA的水声信号数据采集与存储系统的设计与实现,给出了系统的总体方案,并对各部分硬件和软件的设计进行了详细描述。系统以FPGA作为数据的控制处理核心,以存储容量达2GB的大容量NAND型Flash作为存储介质。该系统主要由数据采集模块、数据存储模块和RS~232串行通信模块组成,具有稳定可靠、体积小、功耗低、存储容量大等特点,实验证明该系统满足设计要求。
关键字:
水声信号数据采集 NANDFlash FPGA
设计了一种基于FPGA控制的高速数据存储系统。该系统采用FPGA实现了对四个符合ATA-6规范的、RAID 0配置的IDE磁盘阵列的管理,并配合四个SDRAM实现对数据的高速稳定存储。该磁盘阵列同时挂四个IDE硬盘,平均数据流达到200MB/s,峰值传输速率达到800MB/s,也可以扩展更多硬盘,构成大容量的磁盘阵列。
关键字:
高速数据存储 IDE磁盘阵列 FPGA
提出一种实时数字化光纤传输系统,该系统分为发送端和接收端。发送端用A/D转换器将输入的模拟信号数字化,再用FPGA对数据进行处理,并通过光纤传输。同时,FPGA还控制A/D转换器的工作。接收端用串行收发器TLK1501对接收数据进行解码处理,还原有效信号。实验表明,该系统实时性好、信号传输误码率低、工作性能稳定、抗干扰性强,系统具有可行性和有效性。
关键字:
光纤通讯 高速数字信号传输 FPGA
在数字下变频系统实现方案中,输入的模拟中频信号经过高速A/D采样数字化后与数控振荡器NCO(Numerically Controlled Osillator)产生的正交本振信号混频,然后再由抽取滤波模块进行处理,以输出低速的低频或基带信号。本文以软件无线电数字下变频技术为研究对象,参考GSM系统建立数字下变频系统。
关键字:
数字变频 软件无线电 FPGA
基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好。
关键字:
图像缩放 卷积运算 FPGA
设计了一种基于FPGA平台的并行处理流水线结构,配合高速查表,可支持10Gbps接口的报文转发。该设计已应用在国家863计划重大课题“可扩展到T比特的高性能IPv4/v6路由器基础平台及实验系统”中,并通过测试。
关键字:
并行流水线 高速查表 FPGA
spartan.fpga介绍
您好,目前还没有人创建词条spartan.fpga!
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473