首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> spartan.fpga

spartan.fpga 文章 进入spartan.fpga技术社区

基于FPGA的电子密码锁的研制

  • 介绍在QUATUSII环境下,采用FPGA可编程逻辑器件开发的电子密码锁,并利用状态机(FSM)实现键盘消抖及系统主控模块的行为控制,从实际工程设计角度阐述了系统所有模块及其工作原理、软件设计方法,提出了系统设计注意要点。
  • 关键字: QUATUSII  密码锁  FPGA  状态机  

MP3的FPGA设计

  • FPGA能满足MP3整个系统的价格、功耗和性能要求,它们灵活的结构使系统设计人员能在每种MP3播放机中最佳地实现各种功能。
  • 关键字: MP3  逻辑模块  FPGA  

基于FPGA和单片机的扫频仪研究与设计

  • 在系统设计时,各个网络的频率特性对该系统的稳定性、工作频带、传输特性等都具有重要影响。实际操作中,扫频仪大大简化了测量操作,提高了工作效率,达到了测量过程快速、直观、准确、方便的目的,在生产、科研、教学上得到广泛运用。
  • 关键字: 频率特性  扫频仪  FPGA  

FPGA在航空电子系统中的设计应用

  • 由于竞争的压力和对飞机性能无止境的追求,航空电子从简单、独立的设备发展到如今以每秒百万位乃至更快的速度交换信息的高级智能系统网络。这也带来了必须克服的许多设计问题。
  • 关键字: 高级智能系统网络  航空电子  FPGA  

数字图像倍焦系统设计与实现综合实例之:系统硬件配置方案

  • FPGA作可编程器件,可以根据用户的需要进行现场可编程。系统可采用了JTAG模式和AS模式进行FPGA编程配置。
  • 关键字: 数字图像倍焦系统  JTAG  FPGA  EPC1441PC8  

带硬件地址识别的UART IP的设计和实现

  • 在通信和控制系统中,常使用异步串行通信控制器(UART)实现系统辅助信息的传输。为实现多点通信,通常用软件识别发往本站点或其它站点的数据,这会加大CPU的开销。介绍了一种基于FPGA的UART IP,由硬件实现多点通信时的数据过滤功能,降低了CPU的负担,提高了系统性能。
  • 关键字: UART  IP  FPGA  

数字图像倍焦系统设计与实现综合实例之:系统原理框图

数字图像倍焦系统设计与实现综合实例之:系统工作原理分析

  • 如前所述,本系统主要完成对输入视频图像的两倍放大。图像的放大主要是通过插值算法来实现的,下面详细分析如何应用双线性插值算法来实现倍焦功能。
  • 关键字: 数字图像倍焦系统  乘法器  FPGA  

有限状态机的FPGA设计

  • 有限状态机是一种常见的电路,由于时序电路和组合电路组成,设计有限状态机的第一步是确定采用Moore状态机还是采用Mealy状态机。Mealy状态机的状态转变不仅和当前状态有关,而且和各输入信号有关;Moore状态机的转变只和当前状态有关。从电路实现功能上来讲,任何一种都可以实现同样的功能。但他们的输出时序不同,所以选择使用哪种状态机是要根据具体情况来定。
  • 关键字: Moore状态机  Mealy状态机  FPGA  

数字图像倍焦系统设计与实现综合实例之:设计需求分析与芯片选型

  • 在数字图像处理和通信、遥感图像分析、医学成像诊断等应用领域,为了便于显示、观察或进行进一步的处理,常常需要对原始的数字图像进行特征提取(如边缘检测、边缘锐化)、噪声平滑滤波、几何校正、尺寸缩放等处理,这类图像处理技术称为图像的预处理。在实际应用中,图像的预处理功能很多可以通过FPGA来实现。
  • 关键字: 数字图像倍焦系统  视频解码器  FPGA  视频编码器  乒乓缓冲区  

H.264/AVC中CAVLC编码器的硬件设计与实现

  • 设计了一种H.264标准的CAVLC编码器,对原有软件流程进行部分改进,提出了并行处理各编码子模块的算法结构。
  • 关键字: 变长编码  非零系数级编码  FPGA  

FPGA与DSP协同处理系统设计之:典型实例-整数DCT变换的设计与实现

  • 本节旨在设计实现了视频压缩标准H.264算法中的整数DCT变换部分,帮助读者了解并行流水设计技巧在算法优化中的作用。
  • 关键字: DSP  协同处理  FPGA  整数DCT变换  H.264  

FPGA/CPLD状态机稳定性研究

  • 在FPGA/CPLD设计中,状态机是最典型、应用最广泛的时序电路模块,如何设计一个稳定可靠的状态机是我们必须面对的问题.
  • 关键字: 时序电路  状态机  FPGA  

FPGA与DSP协同处理系统设计之:典型实例-FPGA片上硬件乘法器的使用

  • 在FPGA+DSP系统设计系统中,FPGA经常作为DSP的协处理器来辅助完成一些计算任务。而这些计算工作中最消耗时间的就是乘法运算,因此本实例的主要内容就是帮助读者学会调用硬件乘法IP核。
  • 关键字: DSP  协同处理  FPGA  硬件乘法器  

FPGA与DSP协同处理系统设计之:FPGA+DSP协同平台的调试技巧和注意事项

  • 作为双芯片的协同系统,调试的开始阶段需要对每个芯片进行单独测试。这种情况下就需要避免另外一个芯片对调试产生影响,比较好的办法就是让它停止工作。
  • 关键字: DSP  协同处理  FPGA  内部逻辑分析仪  隔离调试  
共6442条 74/430 |‹ « 72 73 74 75 76 77 78 79 80 81 » ›|

spartan.fpga介绍

您好,目前还没有人创建词条spartan.fpga!
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。    创建词条

热门主题

Spartan.FPGA    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473