spartan.fpga 文章 最新资讯
基于Verilog HDL的SDX总线与Wishbone总线接口转化的设计与实现
- 针对机载信息采集系统可靠性、数据管理高效性以及硬件成本的需求,介绍了基于硬件描述语言Verilog HDL设计的SDX总线与Wishbo ne总线接口转化的设计与实现,并通过Modelsim进行功能仿真,在QuartusⅡ软件平台上综合,最终在Altera公司的CyclONeⅢ系列FPGA上调试。实验证明了设计的可行性。
- 关键字: SDX总线 Wishbone总线 FPGA
FPGA系统设计的仿真验证之: FPGA设计仿真验证的原理和方法
- 严格来讲,FPGA设计验证包括功能与时序仿真和电路验证。仿真是指使用设计软件包对已实现的设计进行完整测试,模拟实际物理环境下的工作情况。
- 关键字: 仿真验证 ModelSim FPGA CompilerII FoundationSeries Quartus
FPGA设计开发软件Quartus II的使用技巧之:Quartus II软件基础介绍
- Quartus II设计软件是Altera提供的完整的多平台设计环境,能够直接满足特定设计需要,为可编程芯片系统(SOPC)提供全面的设计环境。Quartus II软件含有FPGA和CPLD设计所有阶段的解决方案。
- 关键字: QuartusII Max+PlusII FPGA
硬件描述语言Verilog HDL设计进阶之:使用函数实现简单的处理器
- 本实例使用Verilog HDL设计一个简单8位处理器,可以实现两个8位操作数的4种操作。在设计过程中,使用了函数调用的设计方法。
- 关键字: VerilogHDL 函数 处理器 FPGA
硬件描述语言Verilog HDL设计进阶之:自动转换量程频率计控制器
- 本实例使用Verilog HDL设计一个可自动转换量程的频率计控制器。在设计过程中,使用了状态机的设计方法,读者可根据综合实例6的流程将本实例的语言设计模块添加到自己的工程中。
- 关键字: VerilogHDL 频率计控制器 FPGA
硬件描述语言Verilog HDL设计进阶之: 典型实例-状态机应用
- 状态机设计是HDL设计里面的精华,几乎所有的设计里面都或多或少地使用了状态机的思想。状态机,顾名思义,就是一系列状态组成的一个循环机制,这样的结构使得编程人员能够更好地使用HDL语言,同时具有特定风格的状态机也能提高程序的可读性和调试性。
- 关键字: VerilogHDL 状态机 FPGA
spartan.fpga介绍
您好,目前还没有人创建词条spartan.fpga!
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。 创建词条
欢迎您创建该词条,阐述对spartan.fpga的理解,并与今后在此搜索spartan.fpga的朋友们分享。 创建词条