首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga

实现电源排序的简单电路

  •   asic、fpga和dsp可能需要多个电源电压,而这些电源电压的启动顺序有种种限制。通常电压值最高的i/o电压常常必须首先启动,然后其他电压按照从高到低的顺序逐一启动,最后启动的是芯核电压。这种情况可能还要求一个电源线的电压不能比另一电源线的电压大一个二极管压降以上;否则过大的电流可从i/o电压通过ic回流到较低的电压,有可能损坏昂贵的ic。你控制这一顺序的常用方法是,在排序的相邻电压线之间连接外部二极管,以便把一个较高的电压嵌位到一个较低电压的一个二极管压降以内,从而防止ic中可能出现的闩锁现象。二
  • 关键字: asic  fpga  dsp  电源  

基于FPGA的SOC系统中的串口设计

  •   1 概述   在基于FPGA的SOC设计中,常使用串口作为通信接口,但直接用FPGA进行串口通信数据的处理是比较繁杂的,特别是直接使用FPGA进行串口通信的协议的解释和数据打包等处理,将会消耗大量的FPGA硬件资源。   为简化设计,降低硬件资源开销,可以在FPGA中利用IP核实现的嵌入式微处理器来对串口数据进行处理。   本文中的设计采用了XILINX的FPGA,可选用的嵌入式微处理器IP核种类繁多,但基于对硬件资源开销最少的考虑,最终选用了Picoblaze。   嵌入式微处理器PicoB
  • 关键字: FPGA  SOC  串口  MCU和嵌入式微处理器  

SEP3203处理器与FPGA数据通信接口设计

  • 采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序。通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作。
  • 关键字: 3203  FPGA  SEP  处理器    

前沿技术提高图像处理实例分析

  •   intevac是商用和军用市场光学产品的前沿开发商。本文介绍该公司nightvista嵌入式电子系统的开发,该产品是高性能超低亮度紧凑型摄像机。该摄像机最初采用了流行的数字信号处理器、几个assp和外部存储器件。系统对性能的需求越来越高,工程师团队决定试验一种替代方案——在可编程逻辑中实现可配置软核处理器。这一决定带来了以下好处:   达到了目标所要求的性能:   1.在单个FPGA中集成了分立的元件和数字信号处理(dsp)功能   2.功耗降低了近80%   3.将五块元件板缩减到一块,显著
  • 关键字: intevac  FPGA  图像处理  音视频技术  

一种基于FPGA的新型误码测试仪的设计与实现

  •   引言   误码仪是评估信道性能的基本测量仪器。本文介绍的误码仪结合FPGA 的特点,采用全新的积分式鉴相结构,提出了一种新的误码测试方法,经多次测试验证,方案可行,设计的系统稳定。本文设计的误码仪由两部分组成:发信机和接收机。   1 发信机   发信机的主要功能是产生具有随机特性的伪随机m 序列,通过FPGA 由VHDL 编程实现。伪随机序列产生原理如下:      图1 伪随机序列产生原理图   其中,ak-i是各移位寄存器的状态,Ci对应各寄存器的反馈系数,为1表示参与反馈
  • 关键字: FPGA  测试仪  VHDL  MCU和嵌入式微处理器  

ARM、DSP、FPGA的技术特点和区别是什么

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: DSP  ASIC  单片机  FPGA  测试  ARM  计算机  Cell  

在FPGA中置入可配置的32位处理器增加设计灵活度

  •   嵌入式系统与桌面PC结构非常不同,但其底层技术发展却是一样的,而且遵循着类似发展趋势。当桌面PC转向64位架构来满足不断增长的存储器要求时,嵌入式系统也由于同样的原因快速转向32位处理器。桌面/服务器计算市场主要是围绕x86架构,大多数创新和差异都在系统级,如双核、四核或多核中央处理架构、集成图像处理器单元和存储器控制器等等。同样,嵌入式系统则主要围绕简单的32位RISC处理器,多核架构、集成外设以及可配置处理等系统级发展,使得设计人员能够快速适应不断变化的应用要求。   根据iSuppli的研究报
  • 关键字: 嵌入式  FPGA  处理器  MCU和嵌入式微处理器  

半导体业界领袖08新视点 低功耗是一种优势

  •   Altera公司产品和企业市场副总裁DannyBiran   低功耗是一种战略优势   在器件的新应用上,FPGA功耗和成本结构的改进起到了非常重要的作用。Altera针对低功耗,同时对体系结构和生产工艺进行改进,使我们的高端StratixIIIFPGA能够用于高性能计算领域,而低成本CycloneIIIFPGA用于软件无线电,MaxIIZCPLD则适合便携式应用。   在生产工艺方面,Altera在很大程度上受益于和TSMC的合作。这种紧密的合作关系使Altera能够在CycloneIII中充
  • 关键字: 处理器  FPGA  CPLD  嵌入式  

FPGA中的IP集成方法对比

  • 引言  从最初的计算机和电话开始,互联网络一直是电子工程的关键构成。在超大规模集成(VLSI)电路时代,由于MOS晶体管的驱动特性以及片内互联相对较大的电容,互联网络变得尤其重要。  芯片内部用于连接功能单元的互联网络对芯片性能有很大的影响,甚至是决定性的影响。总线虽然是一种最简单的互联,但从容量或者电源角度看,却是较差的选择,因为驱动总线以最大速率工作时需要的电源和空间随总线电容呈指数增大。而且,多点连接网络也不是一种好选择,因为即使每次只需要一次对话,或者会话限于最近的邻居之间,也
  • 关键字: FPGA  IP  集成  对比  模拟技术  电源技术  模拟IC  电源  

采用灵活的汽车FPGA提高片上系统级集成和降低物料成本

  •   汽车制造商们坚持不懈地改进车内舒适性、安全性、便利性、工作效能和娱乐性,反过来,这些努力又推动了各种车内数字技术的应用。然而,汽车业较长的开发周期却很难跟上最新技术的发展,尤其是一直处于不断变化中的车内联网规范,以及那些来自消费市场的快速兴起和消失的技术,从而造成了较高的工程设计成本和大量过时。向这些组合因素中增加低成本目标、扩展温度范围、高可靠性与质量目标和有限的物理板空间,以及汽车设计中存在的挑战,最多使人进一步感到沮丧。可编程逻辑器件 (PLD),如现场可编程门阵列 (FPGA) 和复杂 PLD
  • 关键字: FPGA  PLD  SOC  MCU和嵌入式微处理器  

Xilinx推出针对Intel Xeon 7300系列平台的前端总线FPGA解决方案

  •   赛灵思宣布开始正式发放高性能计算行业首款针对Intel前端总线(FSB)的FPGA加速解决方案商业许可。基于高性能65nm Virtex™-5 平台 FPGA 和Intel® QuickAssist技术,赛灵思公司的加速计算平台(Accelerated Computing Platform, ACP)M1许可包支持实现全速1066MHz FSB性能。ACP M1许可包目前已开始向系统集成商提供,支持他们进行解决方案的开发,以提高基于Intel处理器的服务器平台的性能,并保证把功耗和
  • 关键字: 赛灵思  FPGA  Intel  MCU和嵌入式微处理器  

FPGA:65nm器件上量低功耗市场兴起

  •   随着65nm工艺的应用以及更多低功耗技术的采用,FPGA拥有了更低的成本、更高的性能以及突破性的低耗电量,具备进入更广泛市场的条件。FPGA从业者表示,今年FPGA快速增长,而预计明年仍将是一个增长年。   比拼65nm器件 加快45nm研发   就像两三年前,可编程逻辑器件领域的两大厂商在90nm器件上进行大比拼一样,2007年,这两家企业Xilinx和Altera又在新一代技术节点65nm器件上开始了竞赛。一方面Xilinx宣称他们比竞争对手领先推出了65nm器件,另一方面Altera则在宣布
  • 关键字: 65nm  FPGA  DSP  MCU和嵌入式微处理器  

45nm机遇、挑战和新的协作模型

  •   Altera计划2008年推出45nm产品。45nm工艺可以为客户带来价值,但是提高了厂商进入的门槛,使45nm是重量级厂商才能玩得起的游戏。45nm使FPGA有更多的机会进入ASIC领域,因ASIC的开发风险更高。45nm开发的三要素是:选择正确的合作伙伴;投片的第一个硅片就可以交付给用户;IC设计和生产紧密合作。   45nm芯片性能更高   从技术演化图的发展可知,十年来,半导体业每两年推出一个新的工艺节点,这种趋势还将继续保持着,并向35nm、22nm节点推进。其背后的驱动力来自于成本降低
  • 关键字: 0712_A  杂志_市场纵横  Altera  45nm  FPGA  MCU和嵌入式微处理器  
共6404条 397/427 |‹ « 395 396 397 398 399 400 401 402 403 404 » ›|

fpga介绍

FPGA是英文Field-Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个新概念,内部包括可 [ 查看详细 ]

热门主题

关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473