- 摘 要:本文提出了一种高效的复信号处理芯片的设计方法。本芯片是某雷达信号处理机的一部分,接收3组ADC的输出复数据,依次完成去直流、加窗、512点FFT、求功率谱和累加3组信号的功率谱等功能。在这5种功能中,加窗、512点FFT和求功率谱复用一个蝶形单元。本芯片由单片FPGA实现,计算精度高、速度较快,满足雷达系统的实时处理要求。关键词: FFT;蝶形单元;块浮点;功率谱; FPGA
引言复信号处理芯片是某雷达系统的一部分。雷达系统的实时处理特点要求芯片运
- 关键字:
FFT FPGA 蝶形单元 功率谱 块浮点
- 2005年4月25日 Celestial授权获得ARM知识产权(ARM926E J - S处理器、ETM9片上调试外设和ARM PrimeCel 智能卡接口授权),用于满足对下一代电视标准的热切需求。ARM技术帮助设计者加速为下一代高清电视、数字电视和机顶盒开发符合中国数字音视频编解码技术标准的芯片。
- 关键字:
ARM IP
- 微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。
- 关键字:
FPGA 脉动 阵列
- 介绍一个适用于8/16位单片机的嵌入式TCP/IP协议栈(uIP)在发电机远程监测系统中的应用。重点阐述uIP的功能特性、体系结构和相关接口,并详细介绍如何在该协议栈上实现一个嵌入式Web服务器。目前uIP已成功地移植到51单片机上。
- 关键字:
监测 应用 远程 协议 公开 TCP/IP 源码
- 详细介绍一种基于AT91M40800 ARM7处理器和W3100A芯片的网络处理平台的设计与实现。在概述嵌入式网络的前景之后,提出一种TCP/IP网络处理平台的方案,并详细分析这种平台的硬件模块设计、软件模块设计与实现。
- 关键字:
TCP/IP 处理 平台 构成 W3100A 协议 芯片 网络
- 实现一个运行在16位数字信号处理器TMS320VC5402上的小型嵌入式TCP/IP协议栈。对TCP/IP协议中的IP协议、ARP协议、UDP协议进行分析,完成基于TCP/IP协议的嵌入式网络系统。
- 关键字:
协议 TCP/IP 嵌入式 实现 TMS320VC5402
- 摘 要:本文介绍了与免费IP Core运作有关的问题以及免费资源的若干来源,然后通过对两个不同来源的、免费的八位RISC CPU进行比较和分析,给出了若干选用免费核时应考虑的问题。关键词:IP Core; CPU引言随着集成电路单位面积晶体管数量的激增和人们对缩短设计周期的追求,设计重用已经成为有效的应对方法,它不但适合于ASIC,也适合于CPLD/FPGA。在CPLD/FPGA的设计过程中,由于开发工具的通用性、设计语言的标准化,设计过程几乎与所用器件的硬件结构无关,
- 关键字:
CPU IP Core
- 摘 要:本文介绍了高速ADC AD9430的功能,详细说明了使用高速FPGA来控制AD9430构成高速(140MSPS)、高精度(12位)数据采集系统的设计方法,并给出了具体实现的系统框图和测试结果。关键词:数据采集;FPGA;AD9430引言结合实际任务的要求,本文提出了一种基于AD9430的高速数据采集系统,主要用于采集雷达回波。在这个系统中,选用高速逻辑器件控制A/D转换和FIFO存储,同时通过FPDP(Front Panel Data Port)总线将采集的数据发送出去。由
- 关键字:
AD9430 FPGA 数据采集
- 摘 要:本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计。关键词:非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输
- 关键字:
BlockRAM DLL FPGA VHDL 非对称同步FIFO 存储器
- 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此
- 关键字:
FPGA VHDL 捕获时间 数字锁相环(DPLL)
- VirtexE系列是XILINX公司生产的新型FPGA芯片,可用来进行数十万逻辑门级的系统设计和百兆赫兹级的高速电路设计。
- 关键字:
FPGA 50E XCV 50
- 介绍了一种基于ALTERA公司大规模可编程逻辑器件EPF10K10的多功能光栅尺处理品电路。叙述了该电路的主要电路――四倍频细分、辨向电路、计数电路、接口处理电路的设计原理,风时给出了详细的电路和仿真波形。
- 关键字:
FPGA 光栅 信号 模块
- 摘 要:本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计。文中给出了计数器的VHDL编码,并对频率计的FPGA实现进行了仿真验证,给出了测试结果。关键词:频率计;VHDL;FPGA;周期测量
在现代数字电路设计中,采用FPGA结合硬件描述语言VHDL可以设计出各种复杂的时序和逻辑电路,具有设计灵活、可编程、高性能等优点。本文将介绍一种基于FPGA,采用同步测周期的方法来实现宽频段高精度数字频率计的设计。
图1 同步测周期计数器
- 关键字:
FPGA VHDL 频率计 周期测量
- 在过去,想获得更隹的嵌入式产品功能,设计者想到的不二法门往往是采用更新一代的晶片制程技术,要不然,这样的硬体设计取向至少能提供更小的尺寸,或更低的成本,而维持一定的功能水准
- 关键字:
嵌入式 FPGA DSP
- 2004年8月A版
Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,逻辑容量大了三倍多,可满足低成本大批量应用需求。
市场驱动力
随着低复杂度FPGA器件成本的不断下降,具有灵活性和及时面市优势的FPGA与 ASIC相比更有竞争性,在数字消费市场上的应用也急剧增加。第一代Cyclone系列迄今发售了3百多万片,在全球拥有3,000多位客户,对大批量低成本数字消费市场有着巨大的影响,该市场消纳了三分之一的器件
- 关键字:
FPGA 嵌入式
fpga ip介绍
您好,目前还没有人创建词条fpga ip!
欢迎您创建该词条,阐述对fpga ip的理解,并与今后在此搜索fpga ip的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473