- 摘 要:本文介绍了一种在Atmega128芯片上嵌入TCP/IP协议栈的实现方法,整个协议栈采用模块化设计,结构简单,可以很方便的移植到不同芯片上。关键词:TCP/IP;嵌入式系统;8019AS;Atmega128引言对于嵌入式系统而言,考虑到TCP/IP协议的复杂性以及嵌入式系统自身资源的有限,对TCP/IP的实现并不是一件容易的事情。在一些特殊场合,比如要求实时性或者数据的安全性,实现TCP/IP协议时还需要特别加以考虑。下面以ATMEL公司的mega128芯片为硬
- 关键字:
8019AS Atmega128 TCP/IP 嵌入式系统
- 摘 要:本文设计实现了一种基于FPGA的直接序列扩频基带处理器,并阐述了其基本原理和设计方案。关键词:扩频;FPGA;数字匹配滤波器;基带处理器引言扩频通信技术具有抗干扰、抗多径、保密性好、不易截获以及可实现码分多址等许多优点,已成为无线通信物理层的主要通信手段。本文设计开发了一种基于直接序列扩频技术(DS-SS)的基带处理器。直接序列扩频通信直接序列扩频通信系统原理框图如图1所示。该处理器由FPGA芯片,完成图1中两虚线框所示的基带信号处理部分。扩频方式为11位bar
- 关键字:
FPGA 基带处理器 扩频 数字匹配滤波器
- 摘 要:本文根据FPGA器件的特点,介绍了应用FPGA设计某通信设备中PCM码流处理模块的一种方案。并就设计中遇到的问题进行了分析。关键词:FPGA;RAM引言由于FPGA器件可实现所有数字电路功能 ,具有结构灵活、设计周期短、硬件密度高和性能好等优点,在高速信号处理领域显示出愈来愈重要的作用。本文研究了基于FPGA技术对PCM码流进行处理的实现方法。变换后的数据写入RAM,与DSP配合可完成复杂的信号处理功能。设计方案某新型通信设备中,在完成调度功能的板子上,需要进行
- 关键字:
FPGA RAM 存储器
- 摘 要:本文重点介绍基于DSP和FPGA、采用中频数字化方法,以及QPSK扩频调制技术来实现图像的无线传输。对扩频通信系统的同步问题提出了一种实现方法,并给出了部分实验结果。关键词:图像传输;扩频通信;同步;FPGA;DSP
视频通信是目前计算机和通信领域的一个热点。而无线扩频与有线相比,有其固有的优越性,如联网方便、费用低廉等。所以开发无线扩频实时图像传输系统有很高的实用价值。
系统设计在短距离通信中,通常可以在收发端加入奇偶校验、累加和校验等出错重发的防噪声措施
- 关键字:
DSP FPGA 扩频通信 同步 图像传输
- 摘 要:本文首先介绍了一个32位嵌入式税控机专用系统芯片C3118的功能、结构和特点,然后分析了一个自动化程度很高的SoC设计平台——C*SoC200,对该平台的主要结构和功能进行了分析。关键词:IP;SoC;平台;仿真
引言2003年7月,中国国家质量监督检验检疫总局发布了由税控机国家标准制定委员会制定的税控收款机国家标准。并将陆续出台一系列的管理法规。为了满足国家标准的要求,各税控机生产厂家都在积极使用32位MCU开发符合新规范的税控机。而32位的嵌入式税控机专用
- 关键字:
IP SoC 仿真 平台 SoC ASIC
- 摘 要:本文介绍了多相阵列FFT在星上多载波数字化分路中的应用,并针对星上处理的实时高速处理要求,提出了一种FFT的实现方案,并用一片FPGA芯片验证了其正确性和可行性。关键词:FFT;FPGA;频分分路
多载波信号的数字化分路是卫星通信星上处理技术的关键技术之一,数字化分路技术主要有并行滤波器组分路、树形滤波器组分路和多相阵列FFT分路三种。在通道数较多时,多相阵列FFT有效地使用了抽取技术,且FFT算法具有很高的计算效率,本文所讨论的就是该方法中FFT的实现。
- 关键字:
FFT FPGA 频分分路
- 摘 要:本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述了其原理和设计思想,并利用Altera公司的FPGA器件ACEX 1K予以实现。关键词:FPGA;IP;VHDL
引言在工程上及控制系统中,常常要求有一些实时时钟,以实现定时或延时控制,如定时中断,定时检测,定时扫描等,还要求有计数器能对外部事件计数。要实现定时或延时控制,有三种主要方法:软件定时、不可编程的硬件定时、可编程的硬件定时器。其中可编
- 关键字:
FPGA IP VHDL
- 摘 要:本文提出了一种LED点阵屏实现256级灰度显示的新方法。详细分析了其工作原理。并依据其原理,设计出了基于FPGA 的控制电路。关键词:256级灰度;LED点阵屏;FPGA;电路设计
引言256级灰度LED点阵屏在很多领域越来越显示出其广阔的应用前景,本文提出一种新的控制方式,即逐位分时控制方式。随着大规模可编程逻辑器件的出现,由纯硬件完成的高速、复杂控制成为可能。
逐位分时点亮工作原理所谓逐位分时点亮,即从一个字节数据中依次提取出一位数据,分8次点亮对应的像
- 关键字:
256级灰度 FPGA LED点阵屏 电路设计 发光二极管 LED
- 摘 要:本文提出了一种高效的复信号处理芯片的设计方法。本芯片是某雷达信号处理机的一部分,接收3组ADC的输出复数据,依次完成去直流、加窗、512点FFT、求功率谱和累加3组信号的功率谱等功能。在这5种功能中,加窗、512点FFT和求功率谱复用一个蝶形单元。本芯片由单片FPGA实现,计算精度高、速度较快,满足雷达系统的实时处理要求。关键词: FFT;蝶形单元;块浮点;功率谱; FPGA
引言复信号处理芯片是某雷达系统的一部分。雷达系统的实时处理特点要求芯片运
- 关键字:
FFT FPGA 蝶形单元 功率谱 块浮点
- 2005年4月25日 Celestial授权获得ARM知识产权(ARM926E J - S处理器、ETM9片上调试外设和ARM PrimeCel 智能卡接口授权),用于满足对下一代电视标准的热切需求。ARM技术帮助设计者加速为下一代高清电视、数字电视和机顶盒开发符合中国数字音视频编解码技术标准的芯片。
- 关键字:
ARM IP
- 微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。
- 关键字:
FPGA 脉动 阵列
- 介绍一个适用于8/16位单片机的嵌入式TCP/IP协议栈(uIP)在发电机远程监测系统中的应用。重点阐述uIP的功能特性、体系结构和相关接口,并详细介绍如何在该协议栈上实现一个嵌入式Web服务器。目前uIP已成功地移植到51单片机上。
- 关键字:
监测 应用 远程 协议 公开 TCP/IP 源码
- 详细介绍一种基于AT91M40800 ARM7处理器和W3100A芯片的网络处理平台的设计与实现。在概述嵌入式网络的前景之后,提出一种TCP/IP网络处理平台的方案,并详细分析这种平台的硬件模块设计、软件模块设计与实现。
- 关键字:
TCP/IP 处理 平台 构成 W3100A 协议 芯片 网络
- 实现一个运行在16位数字信号处理器TMS320VC5402上的小型嵌入式TCP/IP协议栈。对TCP/IP协议中的IP协议、ARP协议、UDP协议进行分析,完成基于TCP/IP协议的嵌入式网络系统。
- 关键字:
协议 TCP/IP 嵌入式 实现 TMS320VC5402
- 摘 要:本文介绍了与免费IP Core运作有关的问题以及免费资源的若干来源,然后通过对两个不同来源的、免费的八位RISC CPU进行比较和分析,给出了若干选用免费核时应考虑的问题。关键词:IP Core; CPU引言随着集成电路单位面积晶体管数量的激增和人们对缩短设计周期的追求,设计重用已经成为有效的应对方法,它不但适合于ASIC,也适合于CPLD/FPGA。在CPLD/FPGA的设计过程中,由于开发工具的通用性、设计语言的标准化,设计过程几乎与所用器件的硬件结构无关,
- 关键字:
CPU IP Core
fpga ip介绍
您好,目前还没有人创建词条fpga ip!
欢迎您创建该词条,阐述对fpga ip的理解,并与今后在此搜索fpga ip的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473