首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 最新资讯

用CPLD实现Gollmann密钥流发生器

  • 摘    要:本文根据Gollmann密钥流发生器的原理和伪随机序列产生的程序,利用VHDL语言和CPLD,设计出Gollmann密钥流发生器。该发生器满足一般的加密要求,可以保护信息传输的安全。关键词:Gollmann ;VHDL ;CPLD;伪随机序列引言对通信数据进行加密的方法可分为两大类:软加密和硬加密。其中硬加密具有加密强度大、可靠性高等特点。本文根据流密码发生器原理,用CPLD设计出了Gollmann流密码发生器。原理密码安全的伪随机序列发生器用于流密码时十分理想
  • 关键字: CPLD  Gollmann  VHDL  伪随机序列  

CPLD器件的在系统动态配置

  • 介绍一种利用微控制器动态配置CPLD器件的方法。将配置文件存放在存储器中,配置文件中的控制代码驱动在微处理器中运行的配置引擎;将配置文件中的配置信息通过JTAG口移入CPLD,实现器件的动态配置
  • 关键字: CPLD  器件  动态配置  系统    

集系统级FPGA芯片XCV50E的结构与开发

  • VirtexE系列是XILINX公司生产的新型FPGA芯片,可用来进行数十万逻辑门级的系统设计和百兆赫兹级的高速电路设计。
  • 关键字: FPGA  50E  XCV  50    

基于FPGA的光栅尺信号智能接口模块

  • 介绍了一种基于ALTERA公司大规模可编程逻辑器件EPF10K10的多功能光栅尺处理品电路。叙述了该电路的主要电路――四倍频细分、辨向电路、计数电路、接口处理电路的设计原理,风时给出了详细的电路和仿真波形。
  • 关键字: FPGA  光栅  信号  模块    

基于FPGA的同步测周期高精度数字频率计的设计

  • 摘    要:本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计。文中给出了计数器的VHDL编码,并对频率计的FPGA实现进行了仿真验证,给出了测试结果。关键词:频率计;VHDL;FPGA;周期测量 在现代数字电路设计中,采用FPGA结合硬件描述语言VHDL可以设计出各种复杂的时序和逻辑电路,具有设计灵活、可编程、高性能等优点。本文将介绍一种基于FPGA,采用同步测周期的方法来实现宽频段高精度数字频率计的设计。 图1 同步测周期计数器
  • 关键字: FPGA  VHDL  频率计  周期测量  

软体当家的硬体设计走向

  • 在过去,想获得更隹的嵌入式产品功能,设计者想到的不二法门往往是采用更新一代的晶片制程技术,要不然,这样的硬体设计取向至少能提供更小的尺寸,或更低的成本,而维持一定的功能水准
  • 关键字: 嵌入式  FPGA  DSP  

Cyclone II FPGA满足低成本大批量应用需求

  • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,逻辑容量大了三倍多,可满足低成本大批量应用需求。 市场驱动力   随着低复杂度FPGA器件成本的不断下降,具有灵活性和及时面市优势的FPGA与 ASIC相比更有竞争性,在数字消费市场上的应用也急剧增加。第一代Cyclone系列迄今发售了3百多万片,在全球拥有3,000多位客户,对大批量低成本数字消费市场有着巨大的影响,该市场消纳了三分之一的器件
  • 关键字: FPGA  嵌入式  

基于FPGA的HDLC转E1传输控制器的实现

  • 摘    要:本文介绍了一种用FPGA实现的HDLC转E1的协议控制器,能实现将速率为N
  • 关键字: E1  FPGA  HDLC  帧结构  

嵌入式系统中FPGA的被动串行配置方式

  • 嵌入式系统中FPGA的被动串行配置方式,介绍一种在嵌放式系统中使用微处理器被动串行配置方式实现对FPGA配置的方案,将系统程序及配置文件存在系统Flash中,利用微处理器的I/O口产生配置时序,省去配置器件;讨论FPGA的各种配置方式及各种配置文件的使用。
  • 关键字: 配置  方式  串行  被动  系统  FPGA  嵌入式  

低压CPLD EPM7512A的混合电压系统设计

  • 较详细地阐述不同逻辑电平的接口原理。以低压CPLD EPM7512A为例,给出在混合电压系统中的具体设计方案。
  • 关键字: 7512A  CPLD  7512  EPM    

数字频率合成器的FPGA实现

  • 介绍了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特点,给出了用ACEX 1K系列器件EP1K10TC144-1实现数字频率合成器的工作原理、设计思路、电路结构和仿真结果。
  • 关键字: FPGA  数字频率合成器    

基于CPLD的三相多波形函数发生器设计

  • 介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序。
  • 关键字: CPLD  三相  多波形  函数发生器    

基于MicroBlaze软核的FPGA片上系统设计

  • 分析软处理器MicroBlaze的体系结构,给出MicroBlaze内核在软件无线电系统中的应用,实现SOPC(可编程系统芯片)。
  • 关键字: MicroBlaze  FPGA  软核  片上系统    

Stratix II FPGA:成功的90nm开发和推出案例研究

  • Stratix II FPGA:成功的90nm开发和推出案例研究
  • 关键字: Stratix  FPGA  II  90    

CPLD在远程多路数据采集系统中的应用

  • 采用VHDL语言和图形输入设计方法,给出了用CPLD在远程多路数据采集系统中实现地址译码、串口扩展、模块测试、模数转换以及高位数据处理等功能的具体方法,同时简要介绍了远程多路数据采集系统的工作原理及软、硬件框架。
  • 关键字: CPLD  远程  多路数据采集  系统    
共7028条 464/469 |‹ « 460 461 462 463 464 465 466 467 468 469 »
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473