2008年1月8日,北京讯:自2007年6月正式开始的覆盖全国高校的“中国电子学会Xilinx开放源码硬件创新大赛”初赛经过大赛组委会的认真筛选,来自34所高校的53支队伍从170多支参赛队伍中脱颖而出,入围复赛阶段。入围队伍中,大连理工,清华,电子科大, 西安电子科大等表现突出, 仅大连理工就有6支队伍进入复赛。 开赛以来,包括清华、北大、中国电子科技大学、西安电子科技大学、中国科技大学等在内的近50所高校学生踊跃报名, 共有170多只队伍的1000多位在校
关键字:
Xilinx 开放源码硬件创新大赛 入围 复赛 模拟技术 电源技术 SoC ASIC
引言
SoC即“System on chip”,通俗讲为“芯片上的系统”,主要用于便携式和民用的消费的电子产品。随着便携式和民用电子产品的高速发展,广大用户对便携设备新功能的要求永无止境。于是要求设计人员在设计小型便携式消费类电子产品时,不仅要缩小产品尺寸、降低成本,更重要的是降低功耗,用户都希望便携式产品的电池充电后的工作时间越长越好。于是,系统设计与SoC 设计人员面临着在增加功能的同时保证电池的使用时间的挑战。要达到这一点,就需要使用新的节能技术,比如电压调节(voltage scalin
关键字:
SoC 芯片 电压调节 SoC ASIC
引言
数字信号在传输过程中可能受到各种干扰及信道传输特性不理想的影响而使信号发生错误, 从而接收到错误的信息。为了实现数字系统在传输过程中的可靠性, 几乎所有的现代通信系统都把纠错编码作为一个基本组成部分。Reed-So lomon (RS)码是目前最有效、应用最广的差错控制编码之一,是一类具有很强纠错能力的多进制BCH 码, 它既可以纠正突发错误, 也可以纠正随机错误。RS 码主要应用于实时性较高的移动通信系统、深空通信、数字卫星电视、磁记录系统等方面。
目前对RS 编码器的设计主要局限
关键字:
数字信号 编码器 IP核 通信基础
在过去10年间,全世界的设计人员都讨论过使用ASIC或者FPGA来实现数字电子设计的好处。通常这些讨论将完全定制IC的性能优势和低功耗与FPGA的灵活性和低NRE成本进行比较。设计队伍应当在ASIC设计中先期进行NRE投资,以最大限度地提高性能、降低尺寸以及降低大批量制造时的成本?或者设计队伍应该为市场设计只有FPGA能够提供的具有高度可配置功能、能够快速完成任务的最终产品?
事实上,由于高密度IC设计面临的日益严重的挑战,上面的观点并不重要。随着ASIC设计人员进入每一个新的工艺过程,设计变得
关键字:
嵌入式系统 单片机 ASIC IC FPGA 模拟IC
SOPC ( System on a Programmable Chip,片上可编程系统)是以PLD(可编程逻辑器件)取代ASIC(专用集成电路),更加灵活、高效的技术SOC (System On Chip)解决方案。SOPC代表一种新的系统设计技术,也是一种初级的软硬件协同设计技术。 与 SOC 技术相比,集成电路只有安装在整机系统中才能发挥它的作用。IC芯片是通过印刷电路板(PCB
关键字:
可编程 SoC SoPC 片上系统 SoC ASIC
自从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。
降低FPGA功耗是降低封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。
Xilinx在提供低功耗FPGA解决方案方面较有经验。本文说明如何应用计算机辅助设计(CAD)技术,如Xilinx ISE(集成软件环境)9.2i版本软件使功能有效降低。
CM
关键字:
嵌入式系统 单片机 Xilinx FPGA ASIC
即便原材料多晶硅的价格一直持续高涨,国内大部分太阳能电池组件制造商仍计划调低或维持产品价格稳定,以赢取更多的市场份额。环球资源最新发布的研究报告显示,88%的受访供应商将调低或维持产品价格稳定,只有12%的受访者计划调升产品价格。
报告出版人区乃光表示,“由于市场预计多晶硅短缺的情况将会持续至2009年,因此很多太阳能电池组件制造商正实行简化生产程序的措施,其中包括通过规模经济增加效率、进入产业链下游及研发制造使用较少量多晶硅的较薄的太阳能电池。”
据悉,计划减低生产成本的受访供应商中:2
关键字:
模拟技术 电源技术 多晶硅 太阳能 SoC ASIC
防火墙的未来是向着高性能,强大的QoS保证能力和深度防御三个方向发展。政府,金融电力等关键行业的数据中心、大型电信运营商的网络流量巨大,业务复杂。多业务下的流量剧增不仅对带宽提出了很高的要求,而且对防火墙多业务支持的功能和性能方面也提出了很高的要求。 因此,典型的千兆高端防火墙的技术特征是具有4G到10G线速处理和能力;在承受海量业务流突发的情况下保证流媒体,视频,语音等时延敏感应用的稳定运行的能力。高端用户往往采用高性能服务器对外提供特定的
关键字:
防火墙 技术 发展 趋势 FPGA SoC ASIC
本文介绍了一种新型具有数字音量调节功能音频功放的工作原理和设计方法,并将设计应用于实际电路中,获得了很好的效果. 采用按键式音量控制器操作方便,大幅降低了与此相关的软件成本,应用前景广阔. 音频功放电路在实际应用中都要涉及到音量的电调谐问题,而通过调节放大电路的增益来控制音频放大电路的音量是比较有效的,目前应用比较多的有以下2&n
关键字:
音频 电调谐 ASIC SoC ASIC 音视频技术
引言
NiosII是一个嵌入式软核处理器,除了可以根据需要任意添加已经提供的各种外设以外,用户还可以通过定制自定义外设和自定义指令的方式来满足各种应用需求。定制用户外设和用户指令是使用NiosII嵌入式软核处理器的重要特征。定制的用户外设能够以“硬件加速器”的形式实现各种各样用户要求的功能;同时定制的用户指令,可以把一个复杂的标准指令序列简化为一条用硬件实现的单个指令,以增强对实时软件算法的处理能力。近来,随着国内SOPC开发的逐步深入,这两者的性能开始成为一个关注的焦点。本文通过CRC32对S
关键字:
嵌入式系统 单片机 SOPC 自定义指令 SoC ASIC
Cadence设计系统公司与领先的ASIC和硅智产(SIP)无晶圆IC设计公司智原科技宣布智原已经采用Cadence® VoltageStorm® 功率分析技术进行低功耗签收,并支持智原的尖端低功耗设计。智原使用VoltageStorm的静态和动态功率分析检验其高级低功耗设计技术,包括功率门控、去耦合电容优化和多电源多电压(MSMV)规划。
智原有一套现成的功率分析解决方案,目前已经成功发展到90纳米级别。不过由于意识到了65纳米及以下级别低功耗签收带来的新技术挑战,智原对目前市
关键字:
嵌入式系统 单片机 Cadence IC ASIC MCU和嵌入式微处理器
在新的系统级芯片(SoC)设计中,尤其是对便携式设备而言,对整个系统功耗的优化正变得与性能和面积优化同样重要。有些EDA工具具有门控时钟、降压、降频和减少漏电电流等功能,有些芯片制造商能够提供低功耗库和工艺,所有这些工艺都非常费时;在最好情况下能够提供两倍的性能提升,因为这些提升是在设计周期的后端进行的。
功耗优化的最佳时间是在设计周期的一开始进行,即在确定体系结构的系统级进行优化。确定系统级体系结构对功耗影响非常大,如局部存储器和高速缓存的数量和容量。在设计周期的一开始进行优化可以减少功耗十倍
关键字:
嵌入式系统 单片机 存储器 SoC SoC ASIC
因iPOD/iPhone/PDA这类时尚新型PortableDevice产品的流行,带动了消费者新的应用需求,对USBAudio播放器平台要求整合更多的功能与较佳音质播放。针对这股对USBAudio播放器平台产品开发的需求与多元应用,普诚科技(PrincetonTechnology)推出了目前最完整的解决方案控制芯片-USB扬声器控制芯片PT8915。
PT8915的单芯片纯硬件设计架构,有效整合音量控制键与Line-In(模拟音频输入)的功能,更使得PT8915能支持Hybrid-Audio(
关键字:
嵌入式系统 单片机 普诚科技 USB PT8915 SoC ASIC
赛灵思公司宣布,其90nm和65nm器件的销售在亚太地区创纪录营收的大力推动下,创造了一个新的纪录。赛灵思90nm和65nm器件在消费和通信领域的广泛应用,是促使其收获此次强劲增长的主要原因。在2008财年9月结束的第二个财季里,这些产品在亚太区的销售比2006财年的同一季度增长了近五倍。赛灵思预计其90nm和65nm产品在PLD市场的累积市场份额已经接近70%。
"随着亚洲客户越来越多地采用赛灵思解决方案来满足他们在技术和上市时间上的要求,赛灵思的90nm和65nm产品赢得的设计数量也不断地创
关键字:
嵌入式系统 单片机 赛灵思 PLD ASIC 嵌入式
asic ip核介绍
您好,目前还没有人创建词条asic ip核!
欢迎您创建该词条,阐述对asic ip核的理解,并与今后在此搜索asic ip核的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473