新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 基于ADF4360-1的本振源设计

基于ADF4360-1的本振源设计

作者: 时间:2009-12-16 来源:网络 收藏

3 编程控制及目标寄存器初始化
单片机P1.5,P1.6,P1.7三个I/O口分别与芯片CLK,DATA,LE相连。图5给出了数据输入的时序图。数据(DATA)在每个时钟(CLOCK)的上升沿从MSB(最高有效位)开始依次写入24位移位寄存器中,直到LSB位写入完成之后,由来自LE的上升沿将存储在24位移位寄存器中的数据一次性锁存入目标寄存器(包括R计数锁存器、N计数锁存器、功能锁存器以及初始化锁存器),再进行下一个目标寄存器的初始化。寄存器赋值顺序为R-C-N,目标寄存器的选择由移位寄存器最末两位DB0,DB1来决定,其中C和N寄存器的赋值时间间隔应大于5 ms。

本文引用地址:https://www.eepw.com.cn/article/157727.htm

单片机控制程序(R寄存器)如下:


4 结 语
本文介绍了利用锁相频率合成芯片为中频射频发信机本振信号源,给出了的关键参数、控制流程以及部分程序代码。最后测得相位噪声为-83 dBc/Hz@1 kHz,达到了基本标准。由于内部集成VCO、外部通过单片机I/O口写入控制字,因此该系统具有外围电路简单、调试方便、功耗和成本低等特点,可广泛应甩于射频电路系统以及无线通信系统中。

分频器相关文章:分频器原理

上一页 1 2 3 下一页

关键词: 设计 ADF4360-1 基于

评论


相关推荐

技术专区

关闭