新闻中心

EEPW首页 > 网络与存储 > 新品快递 > LSI 推出业界首款 40nm 串行 PHY

LSI 推出业界首款 40nm 串行 PHY

作者:时间:2009-09-28来源:电子产品世界收藏

  日前, 公司宣布其开始提供业界首款专为笔记本电脑、台式机以及企业级硬盘驱动器(HDD) 市场领域设计的 40 纳米多接口物理层() IP 样片。

本文引用地址:http://www.eepw.com.cn/article/98581.htm

  所有主要 HDD 和固态驱动器(SSD) 制造商均可在其片上系统(SoC)设计方案中集成 ® 9500 这一统一解决方案,也可支持 6Gb/s SAS、6Gb/s SATA 及 4.25Gb/s 光纤通道接口标准。驱动器制造商通过在其 SoC中集成 9500,不仅可大幅降低验证及开发成本,而且还可降低相关风险并加快产品上市进程。此外, PHY9500 还可使企业级 SSD 设计充分发挥 SAS 接口的所有性能优势。

   存储外设事业部的高级副总裁 Phil Brace 表示:“LSI 将继续致力于 40nm 技术创新。除 40nm 之外,我们的整体记录系统设计方案还包含最近推出的 RC9500 低密度校验(LDPC )读取通道。PHY9500 具有高度通用性,驱动器制造商只需在单个设计方案上进行验证即可,这不仅显著降低了成本,而且还可让客户集中精力进行系统级设计。”

  PHY9500 可将传输抖动降低高达 30%,与其前代产品相比,大大提高了信号性能;此外,PHY9500的高级自适应均衡机制显著增强了接收器性能;而且无论主机与驱动器之间的信号路径如何,信噪比性能均有所提升。

  PHY9500 还提供了包括“视界(eye-scope)”在内的高级测试特性,这些特性有助于简化系统分析,更深入地了解接收器的性能,从而使驱动器制造商无需昂贵的测试设备便可实现系统调试。

  通过在其存储 SoC 设计方案中集成 PHY9500,客户还可缩减占位面积并降低功耗。PHY9500 可提供 1 信道和 2 信道配置方案,有助于缩减芯片尺寸,并通过利用 40nm 技术所提供的电源优势来支持多电源管理特性,进而提升 SoC 效率。

  面向硬盘、磁带及固态驱动器组件的 LSI 系列芯片包括高度集成的高性能存储 SoC、读取通道、前置放大器、串行 PHY 和硬盘驱动器控制器 IP 等。通过提供众多集成 SoC 解决方案,LSI 可助力其客户满足从任务关键型企业应用、大容量台式 PC 直至低功耗笔记本电脑以及其他大量的消费类电子设备等所有 HDD 市场领域需求。

  TrueStore PHY9500 现已开始向获得资格的客户提供样片。



关键词: LSI 40纳米 PHY TrueStore

评论


相关推荐

技术专区

关闭