新闻中心

EEPW首页 > 测试测量 > 新品快递 > 惠瑞捷推出零空间占用的低成本测试系统V101

惠瑞捷推出零空间占用的低成本测试系统V101

作者:时间:2009-07-09来源:电子产品世界收藏

  半导体测试公司半导体科技有限公司日前针对的成品测试推出了一款新型满足了这些芯片的超低成本要求,以及缓解了日益增长的上市时间压力。

本文引用地址:http://www.eepw.com.cn/article/96084.htm

  将于2009年7月14日-16日在美国加利福尼亚州旧金山市莫斯克尼会议中心举行的SEMICON WEST展览会上展出。

  副总裁暨ASTS事业部总经理魏津博士表示:“V101首次让成熟的测试技术专业知识惠及这一细分市场。这一成本敏感型市场要求测试方案以最低的测试成本提供最大的整体价值。有鉴于此,我们设计了一种自行安装、自行诊断和自行维护的系统。”

  V101拥有多达1024个输入/输出通道,数字时钟频率高达100 MHz,其性能保证可以经济高效地测试目前对成本最为敏感的,尤其是广泛应用于低端移动通信和消费类产品。

  V101拥有独特的Tester-on-BoardTM架构,可直接在测试板上布置数字直流资源,从而简化了测试仪硬件和配置。该架构支持高效率的多站点测试,数据吞吐量高,同时可降低测试成本,而标准化组件使得V101易于安装和维护。

  魏津补充说:“V101是一个简单、经济、易用的系统,可为客户提供前所未有的价值。因此,尚未使用过惠瑞捷解决方案的客户也开始对我们的产品感兴趣,其中有需要测试多种芯片的客户,还有专注于成本敏感型MCU市场的测试厂和制造商。”



评论


相关推荐

技术专区

关闭