新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > 虹晶推出ARM926EJ-S省电硬核

虹晶推出ARM926EJ-S省电硬核

——
作者:时间:2007-08-03来源:电子经理世界收藏

  在能源节节高涨的趋势下,市场需求已从致力追求高速表现,逐渐转变为需要兼具省电、省能源、延长使用寿命等考虑并重。 为符合这样的市场需求,SoC 设计服务暨IP销售领导厂商 科技,继推出硬核,于90奈米制程其频率频率高达533MHz后,再度优化 硬核 90奈米制成,于低功率(Low Power)制成技术时可达频率频率 266MHz,静态功耗50mw,帮助客户在选择低耗电量方案时,同时兼具高速的享受。

  新世代消费性产品市场迅速且蓬勃的发展,可携式数字多媒体开发MP3 、PMP,以及各种影音多媒体应用等 SoC 设计,低功率设计已成为这些主赖电池供电产品开发时,不可或缺且高标准的规格需求,电池使用寿命是评估这类产品很重要的一个指标,实际上,这类产品成功的关键正是取决于该产品的重量、价格以及电池使用寿命。但目前,电池的价格与重量成为降低系统价格与重量的瓶颈,只有采用低功率技术才是真正解决该问题的最有效的途径。科技自2005年起,领先同业推出硬核及SoC芯片方案于台积电、新加坡特许、联电、中芯等各主要晶圆代工厂,此次科技将ARM926EJ于90奈米制成利用完整低功率设计技术,成功地达到频率频率高达266MHz而面积仅有1.28mm2,较一般业界减少15%的面积比例,值得注目的是于待机状态时功耗成功地缩减为50mw,堪称为目前市面上面积最小、速度最快之低功率芯片设计,此外,客户也可以搭配上虹晶低功率设计之硅智财(IP)及系统单芯片(SOC Platform)解决方案,来提供完整及市场领先的低功率产品设计。低功率的概念对整个系统的影响巨大,不仅仅局限于电池供电的可携式设备,无论是从产品差异化、上市时程、IC成本与封装,或是良率、可靠性、终端产品成本与尺寸,以及散热方法等角度考虑,低功率芯片对每一种系统的设计开发来说都是关键议题。

  虹晶科技研发协理 康周德表示:「虹晶科技一直以来都扮演着ARM 处理器优化的开发者及先驱,在客户的设计过程中虹晶科技也是一位最佳的开发合作伙伴,这次专为低功率需求所设计的Low Power ARM926EJ硬核,省电效果加倍,但效能依然位居市场首位,很高兴能为客户有效地达到高速又省电的需求,未来虹晶科技将更努力朝向90奈米及65奈米制成的方向去迈进,以保持一贯的科技技术领导先驱,也为客户持续提供最新、最顶尖的SoC设计技术。」

linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭