新闻中心

EEPW首页 > EDA/PCB > 业界动态 > 芯华章联手芯来科技提升RISC-V处理器设计验证

芯华章联手芯来科技提升RISC-V处理器设计验证

作者:时间:2022-03-03来源:收藏

近日,科技正式宣布与国内处理器IP供应商达成战略合作。将正式采用自主研发的新一代智能验证系统穹景 (GalaxPSS)及数字仿真器穹鼎 (GalaxSim)等系列EDA验证产品,加速新一代复杂处理器IP的设计研发。

目前复杂CPU IP由于集成度高,其中各种模块互联复杂、测试功能点繁多,如果仅仅依靠工程师手写各种测试用例,验证周期冗长且效率低下。在高性能CPU设计的复杂场景下,单靠UVM也很难真正高效地产生有针对性的场景激励,且不同工具间兼容性差,极大限制了验证效率的提升。

CEO彭剑英博士表示:“提供了非常专业的本地技术支持,其GalaxPSS智能验证工具,基于Accellera PSS标准和高级验证方法学的融合,在多核CPU研发项目的cache一致性验证中表现优异,协助我们大大提高了验证效率和覆盖率,为复杂的多核芯片验证提供了保障。此外,其数字仿真器产品GalaxSim,可以高效地配合其他验证工具,提供统一的数据接口,是首个能够完备支持多核 CPU以及UVM语法的国产逻辑仿真器。其多线程编译,更能提供2倍以上的编译速度提升,保障仿真结果的正确性与一致性。”

伴随现代处理器架构技术的不断发展成熟,传统的x86与ARM架构为了能够保持架构的向后兼容性,不得不保留了许多过时的定义,导致其指令数目多、冗余严重,提高了新操作系统的开发与应用门槛。而RISC-V是一个基于精简指令集(RISC)原则的开源指令集架构(ISA),能完全抛弃包袱,经过多年的发展已经成为比较成熟的技术。

顺应时代发展需求,芯来科技致力于RISC-V架构的处理器内核IP开发及商业化,已完成AIoT全系列RISC-V处理器IP产品拼图,旗下多个系列的处理器核心产品与解决方案已经实现客户导入和量产,拥有独特的技术生态优势。

基于芯来科技的研发场景,芯华章作为一家由创新驱动的EDA智能软件和系统领先企业,致力于提供高效的芯片验证产品与开创性解决方案,以助力其前沿技术需求获得更充分的验证,从而降低设计成本,提高创新效率。

针对RISC-V高性能CPU设计以及基于RISC-V IP的SoC设计的复杂验证场景,芯华章推出自主研发的GalaxPSS智能验证系统,可实现统一场景建模,取得的测试激励可以跨平台、可复用,实现自动化、智能化自回归,降低对工程师手工编写场景的经验依赖,为芯片设计提供更多高效的测试场景和测试激励,提高验证的场景覆盖率和完备性。同时,GalaxPSS生成的代码具备可移植性,可以确保适用在软件仿真、硬件仿真、FPGA原型验证,甚至系统验证上,提供从单一平台验证到多平台交互验证。

作为国内领先的数字仿真器,GalaxSim使用新的软件构架提供多平台支持,并支持不同的处理器计算平台。为了保证语法的合规性和仿真精确度,芯华章对产品进行了各种严苛测试,包括对IEEE1364、IEEE1800各个语法点的分析,确保工具在语义解析、仿真行为、时序模型上保持一致。

芯华章科技董事长兼CEO王礼宾表示:“此次非常荣幸能与拥有丰富RISC-V处理器IP及芯片开发经验的芯来科技一起,共同部署面向未来的战略性技术研发,携手加快中国芯片产业的繁荣发展。通过丰富的产业合作实践,芯华章也进一步夯实了产品迭代的技术经验。未来,我们将持续通过技术创新赋能生态合作伙伴,加速芯片创新效率!”

本文引用地址:http://www.eepw.com.cn/article/202203/431667.htm


评论


相关推荐

技术专区

关闭