新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 有关PROTEL使用技巧的问答

有关PROTEL使用技巧的问答

作者:时间:2012-06-15来源:网络收藏

问 运行时老是被提醒“系统错误WINDOWS无法从A:读取数据,非法操作……”。如此反复,直至重新启动系统甚至死机,这是为什么?

本文引用地址:http://www.eepw.com.cn/article/190246.htm

答 这说明您最近一次操作时曾打开过A:的文件且退出时未关闭。有对打开文件的记忆功能,每次开机时它会自动找寻上次退出前所打开的那个文件,若A:有此文件,则自动予以调入,否则就出现上述现象。以原理图编辑为例,这种记忆被保存在WINDOWS子目录中一个名为SCH.INI的文件内,打开它即可得以验证。为避免此麻烦,每次打开过软驱中的文件后,记住关闭此文件(菜单是:File-Close)再退出系统(File-Exit);也可以关闭Options-Preferences…中的“Save Defaults”。当然,后一种方法会对其它方面的使用带来少许影响。

问 为什么有时会找不到绘图和布线工具条?

答 这往往是由于调整显示器分辨率造成的。假如您现在的显示分辨率为1024×768,则两个快捷工具条就已被您拖到了画面的边缘。若此时把分辨率调整为800×600,则由于这时实际所能显示的画面变小,原来已在边缘的工具条势必被“挤”到画面以外,导致工具条“失踪”。因此,在把分辨率由高调低之前把工具条拉到画面中部即可解决这一问题。另外,显示器分辨率的调整以及在WINDOWS系统中改变字体的大小均会造成这一现象,还会影响某些对话框内字符的完整性。

问 数字系统的原理图上,经常要在集成块引脚名或网络标号的字母上方画横线,如WR、RESET等,PROTELFORWINDOWS能否做到?如何实现?

答 PROTELFORWINDOWS中有此功能。在原理图或其元件库的编辑中,遇到需要在网络标号或引脚名等字符上方划横线时,只要在输入这些名字的每个字母后面再补充输入一个“”号,PROTEL软件即可自动为您把“”号转为前一字母的上划线。这种方法丝毫不影响将来网络表和印板设计系统对其原意的识别。

问 原理图上各连线画得清清楚楚,但在作“ERC”检查时总被提示出错,或建立网络表后发现某些引脚没连上,或是据此设计出的PCB上对应焊盘之间没连上。总之,原理图有连接,可印板图自动布线时却没有对应走线。这是什么原因?

答 这是设计者最常遇见的也是最难自我察觉的问题,原因有以下几种:(1)原理图绘制时没能严格区分绘图工具条(Drawing Tools)和布线工具条(Wiring Tools)这两者所画出的直线的区别。前者所绘的直线是“图画”意义上的直线(Line);后者所绘制的直线才是具有“电特性”意义上的连接导线(Wire)。遗憾的是,软件所给的两者的缺省颜色太接近,以至于设计时很容易混淆。如果仅仅是绘制原理图,即使混淆两者也无妨,但要用这种原理图来提取网络表,则混入“Line”的对应两点间必定连接不上。PROTEL给出前者的目的是供用户在图面上绘制一些与布线无关的图案等,换言之,如果与布线无关的线条用了“Wire”绘制,同样也会在布线时被提示出错。解决的方法很简单,就是在放置这两种线中的任一种时把缺省色改为其它色。

(2)绘制“Wire”时,线画长了,以至于越过元件引脚端点与引脚线重叠。避免这种现象可在为每个元件连线时点选该元件,使之显示出外廓虚线。PROTEL的“ERC”功能可以查出此类毛病(菜单是:File-Reports-Electrical Rules Check……)。

(3)栅格(Grids)选项设置不当,其中栅格捕捉精度(Snap)取得太高,可视栅格(Visible)取得较大,导致绘制“Wire”时稍不留神就在导线端点与引脚端点之间留下难以察觉的间隙,PCB设计时必然缺线。例如,当Snap取为1,Visible取为10时,就很容易产生这种问题。这种设置可在菜单Options-Sheet…所打开的Grids对话框中查找。另外,自己编辑库元件的过程中,在放置元件引脚时如果把栅格捕捉精度取得太高(具体在菜单“Options-Workspace…”调出的对话框中)同样也会使得该元件在使用中出现此类问题,所以,进行库编辑时最好取与原理图编辑相同的栅格精度。

(4)在编辑原理图库中的元件时没有注意引脚的首尾之分(首端是指应当靠近元件图案的一端;尾端指远离元件供导线连接的那一端),导致凡使用了这种元件的地方在原理图上看似被导线连上了,实质上却是连在了引脚的首端,实际布线时当然无法连接上。这种问题可这样考虑:由于每个引脚的引脚名(例如VCC)必定是引脚的首端,故把带引脚名的端子落在元件图案内即可。为此,在编辑元件库时应把各引脚(Pin)的“Show Name”项打开,显示出各管脚名,以此作为标识。

问 电源或接地在PCB布线时经常发生混乱,如某些该接电源或地的地方没接上,甚至出现电源正端与地短接的严重问题。举例说来,原理图中各处的电源地(Powerground)符号“”画得很明白,可实际布线时PROTEL却并没把标了这种符号的各点连到电源地端,反倒是有些点竟被连在了电源正端。另外,原理图上标了“”的端点往往也没能接于电源输出的对应端。这是为什么?

答 出现这类问题的关键在于原理图绘制时只注意到正确“图形”的获得,而忽视了对这些图形符号电特性(主要是网络名)的准确定义。要知道,PCB自动布线软件并非依据原理图中各个图形的识别来布线的,而是依据在原理图中放置这些图形的时候给这些图形所起的名字来布线的。换言之,若在放置电源地(Power Ground)符号“”时您没给它赋予“GND”的名字,而是沿用了放置其它部件时所用的名字,那么,实际布线时该点必定不会被连到“GND”,而被连接到它实际所用名字所指定的网络。如果在放置电源地(Power Ground)符号时给了它一个“VCC”的名字,则势必出现电源被短接的问题。这个问题可在使用菜单“Place-PowerPort”或快捷工具条放置电源端子时,触发一下“Tab”键,调出每一次被放置的电源端子的属性(Attributes)对话框,在选择好图符形式(Style)的同时,千万别忘了在“Net”栏目中赋予它一个正确的名字。

原理图上标了+5V、+VCC()的端点往往也没能接于电源这一问题看似与上述分析相同,其实这两类问题还是有区别的。该问题产生的根源在于没能搞清PROTEL元件库所给出元件的电源端子的缺省表达形式,这些缺省形式有:VCC、VSS、GND、VPP、VEE、VCC1、VCC2、VCCA等等,可见,+5V、+VCC根本不在此之列,故您的电源输出端子若用“+5V、+VCC”命名,那么,所有元件的电源端都将无法连接到它们上面。值得注意的是,PROTEL软件为了原理图图面的简洁美观,多数库元件的这些端子在原理图上是不显示(Hidden Pins)出来的,这就更增加了这一问题的隐蔽性。除此而外,元件上还有不少非电源端子需要接高电平(例如多输入“与”门、触发器的置1端等),在给这些端子接电源获得高电平时也务必要注意与元件电源端子和供电电源端子所用名称的一致性。

问 从PROTEL自己的原理图库(Device.LIB)提取的诸如三极管(NPN、PNP)、电位器(POT2)等元件用在原理图上,同时也给它指明了PROTEL自己的封装图库(Pfw.LIB)中对应的封装(Footprint)形式(例如给三极管指定了TO-126、TO-220等形式的封装;电位器被指定了VR1、VR2…等封装),但是,在PCB设计中用网络表来放置元件(菜单是:Netlist-Load…)时,总会出现“丢失引脚(Missing Pin)”的提示。仔细审核PCB图上的连线,会发现三极管的三个引脚均未被连接;电位器总有一个引脚悬空。这是什么原因?


上一页 1 2 下一页

关键词: PROTEL 使用技巧 问答

评论


相关推荐

技术专区

关闭