新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于DSP的过采样技术的应用

基于DSP的过采样技术的应用

作者:时间:2011-05-23来源:网络收藏

1 引言

本文引用地址:http://www.eepw.com.cn/article/150717.htm

  模数(AD)转换通常是数字信号处理中的第一步,依据的不同,对模数转换器(ADC)也有不同的要求,衡量模数转换器的最重要的标准是它的转换速率、分辨率和精度。因此,使用过,再加上适当的数字滤波和抽取,就可以得到比原有的ADC更高的分辨率。

  在数字信号处理器()中需要快速ADC以非常快的速度来模拟信号,并且需要快速来执行数字低通滤波和抽取。TI公司出品的芯片TMS320LF2407采用3.3V供电,30MIPS的执行速度使得指令周期缩短至33ns,内置有10位的AD转换器,最小转换时间为500ns,这些为在DSP中应用过采样创造了条件。

  2 过采样降低对模拟抗混叠滤波器的限制

  在采样过程中首要的问题是采样频率的选择,NyquiST采样定理指出:若连续信号x(t)是有限带宽的,其频谱的最高频率为fc,对x(t)采样时,若保证采样频率fs≥2fc,那么,就可由采样信号恢复出x(t)。在实际对x(t)作采样时,首先要了解x(t)的最高截止频率fc,以确定应选取的采样频率fs。若x(t)不是有限带宽的,在采样前应使用抗混叠(anti-aliasing)滤波器对x(t)作模拟滤波,以去掉f>fc的高频成分。

  因此,在AD转换前就需要模拟低通滤波器具有尖锐的滚降特性,来限制模拟信号的频谱。一个理想的滤波器应能让所有低于fs/2的频率通过,而完全阻隔掉所有大于fs/2的频率。通常,滤波器和采样频率的选择是将我们感兴趣的频带限制在DC和fs/2之间。

  用更高的采样频率可以降低对低通滤波器的限制,图1所示为以2倍的原采样频率对模拟信号进行采样,在这种情况下,滤波器的截频为fs/2,阻带的起始频率为fs,这样就可以让所有我们感兴趣的频率通过,而抑制掉所有高于fs的频率。但这样做违反了Nyquist采样定理,所以还需要用ADC后的数字滤波器来将信号的频率限制到fs/2以下。采用了过采样后的这种抗混迭滤波器可以得到简化,允许的通带到阻带的过渡区很宽。



  3 过采样提高信噪比

  经模拟滤波后,模拟信号被采样并转换成数字值,因为数字域仅包含有限的字长,若要用它来表示连续信号,就要引入量化误差,最大量化误差为±0.5LSB。因为一个N位的ADC的输入范围被分成2N个离散的数值,每一个数值由一个N位的二进制数表示,所以,ADC的输入范围和字长N是最大量化误差的一个直接表示,也是分辨率的一个直接表示。代表数字值的字长决定了信噪比,因此通过增加信噪比可以增加转换的分辨率。加入三角波信号可提高信噪比(详见TI公司的资料:Oversampling techniques Using theTMS320C24x Family,June 1998)。

  如果输入信号在两个量化步长q1与q0之间,则它将被量化成q1或q0。当增加一个适当的三角波信号,并高速采样,将会量化出一系列的q1与q0,这两个值出现的比例就代表了此输入信号在两个量化步长之间的相对位置。要应用这种方法得到比较好的效果,三角波信号的幅度必须为(n+0.5)LSB,其中,n=0,1,2,…

  因为有了高采样速率,输入信号的变化相对来说比较缓慢,图2中,输入信号为0.6 LSB,一个典型的AD转换器将采样这个信号并把它转换成1 LSB。当用一个三角波信号与此输入信号进行叠加,并高速采样时,转换器产生一系列的0或1采样值。0和1出现的比例就表示了这个在0和1 LSB之间的实际值。


上一页 1 2 3 下一页

关键词: 应用 技术 采样 DSP 基于

评论


相关推荐

技术专区

关闭