首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> synopsys

synopsys 文章 进入synopsys技术社区

Synopsys发起的“IP Accelerated”计划重新定义了IP供应商范式

  •   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:推出其名为“IP Accelerated”的IP加速计划,以帮助设计师显著地减少在其系统级芯片(SoC)中集成IP所需的时间和工作量。该计划扩展了Synopsys已有的、多样化的、已流片验证过的DesignWare® IP产品组合,增加了全新的IP Prototyping Kits原型设计套件、IP Virtual Development K
  • 关键字: Synopsys  IP  SoC  

看寡头竞争时代EDA公司的发展道路

  •  工欲善其事,必先利其器。EDA公司提供的设计工具就是这个“器”。消费者往往只见产品,不见默默无闻之器。但默默之下,其实暗流汹涌,EDA工具的世界在长期市场淘汰之下,已经形成寡头时代。EDA技术非常复杂,需要涉及到方方面面的技术,并且要做到积累和各种技术之间有效的衔接融合。在寡头竞争局面下,EDA公司又当如何整合技术资源,获得新的发展动力呢?
  • 关键字: Synopsys  EDA  

Synopsys全新已流片DesignWare USB 3.0和USB 2.0 femtoPHY IP将面积缩小高达50%

  •   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)今日宣布:通过推出全新的DesignWare®USB femtoPHY系列IP,已将USB PHY的实现面积缩小多达50%;从而可在28nm和14/16nmFinFET工艺节点上,将USB PHY设计的片芯占用面积和成本降至最低。采用28nm和14nm FinFET硅工艺的DesignWare USB femtoPHY已展示出稳固的性能,使设计
  • 关键字: Synopsys  USB PHY  SoC  

2013全球五大半导体IP供应商:ARM荣登榜首 Intel被拉下马

  • 4月末,市场研究机构 Gartner根据最新统计数据发布了2013年全球十大半导体IP供应商排行榜,从发布情况来看,ARM市占率为高达43.2%,依然是当之无愧的龙头,而排名第二的Synopsys 与排名第三的Imagination Technologies ,市占率分别为13.9%与9%。从这些数据来看,ARM的市占有率几乎为第二名和第三名的总和的2倍。现在就跟着笔者一起来盘点一下前五名半导体IP供应商!   1、ARM ARM Holdings 是全球领先的半导体知识产权 (IP) 提
  • 关键字: ARM  Synopsys  

华中科技大学与Synopsys携手建立ARC处理器联合培训中心

  •   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球领先供应商新思科技公司日前宣布:Synopsys和华中科技大学达成合作协议,双方携手建立“华中科技大学---Synopsys ARC处理器联合培训中心”。该培训中心是Synopsys继与中国科学院、东南大学等多家高校合作的联合中心之后,在华中地区开设的又一间面向全球最新处理器技术的培训中心。Synopsys将与华中科技大学光学与电子信息学院一起,在课程设置与开发、定向培养、师资培训等方面展开合作,为学院的在校学生和Synopsy
  • 关键字: Synopsys  ARC  华中科技大学  SoC  

IC设计业年度盛会——SNUG 2014将于五月开幕

  •   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:深受中国集成电路设计业者广泛欢迎的Synopsys用户大会暨技术研讨会(SNUG)中国站将再次在五月在国内三地巡回举行,此项聚焦“先进工艺技术”和“IC生态系统”年度主题大型活动,预计将吸引超过1200名Synopsys用户和IC设计从业者积极参与,届时将为中国工程师开设一场集创新趋势、热点技术、成功经验交流分享于一体的技术盛会。感兴趣的工程师可联络Synopsys在中国的各间办公室,报名参加将在5月16
  • 关键字: IC  SNUG  Synopsys  

Synopsys IC Compiler II改变设计游戏规则后端物理设计吞吐量提高10倍

  •   亮点:  设计规划速度提升了10倍,实现速度提升了5倍,容量提升了2倍 – 它们共同使吞吐量加速了10倍  构建于全新的可扩展基础架构、时序和解析优化引擎之上  已经在成熟和新兴的技术节点上成功生产流片  为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:正式推出将导致游戏规则发生改变的IC Compiler II,它是当前领先业界的布局和布线解决方案IC Compiler™的继任产品,可用于基于成熟和新
  • 关键字: Synopsys  IC  global-analytical    

Synopsys IC Compiler II改变设计游戏规则后端物理设计吞吐量提高10倍

  •   亮点:  设计规划速度提升了10倍,实现速度提升了5倍,容量提升了2倍 – 它们共同使吞吐量加速了10倍  构建于全新的可扩展基础架构、时序和解析优化引擎之上  已经在成熟和新兴的技术节点上成功生产流片  为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:正式推出将导致游戏规则发生改变的IC Compiler II,它是当前领先业界的布局和布线解决方案IC Compiler™的继任产品,可用于基于成熟和新
  • 关键字: Synopsys  IC  RTL  

Synopsys发布Verification Compiler验证编译器使产能提升3倍

  •   亮点:  · 包括静态和形式验证的新一代验证技术,使性能提升了5倍  · 将仿真、静态和形式验证,验证IP(VIP)、调试以及覆盖率技术完整地集成到同一个产品中,提高了性能和产能  · 建在易于使用的Verdi3™调试平台上全新的、先进的SoC调试功能提高了调试效率  · 完整的低功耗验证功能,拥有自带的低功耗仿真、X-传递(X-propagation)仿真、新一代低功耗静态校验以及低功耗形式验证  · 将ARM® AMBA® 4&
  • 关键字: Synopsys  SoC  ARM  DSP  Verdi3  

Synopsys推出业界最快的仿真系统

  •   亮点:  · 高性能仿真系统——将过去数以天计系统级测试时间缩短为数小时  · 带有完整信号可视性和集成Verdi3™ 系统的综合调试功能  · 先进的使用模式,包括电源管理验证以及带有虚拟原型技术的混合仿真,支持架构优化和软件开发  · 可降低总体拥有成本的先进架构  · 最高的容量——可扩展至三十亿门  为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司日前宣布:推出业界最快的仿真系统ZeBu®&nb
  • 关键字: Synopsys  SoC  ZeBu  CPU  

Synopsys多协议DesignWare Enterprise 12G PHY IP

  •   新思科技公司(Synopsys, Inc)日前宣布:其多协议DesignWare® Enterprise 12G PHY IP正式上市,该物理层知识产权(PHY IP)将使多样化的高端网络和计算应用在功耗降低的同时提升了性能。DesignWare Enterprise 12G PHY是专门为应对设计师们所面临的不断增长的性能/功耗平衡挑战而设计,它使设计师能够轻松地将各种企业级通信协议集成到他们的系统级芯片(SoC)上,包括PCI Express 3.0、SATA 6G、10GBASE-KR、10GB
  • 关键字: Synopsys  DesignWare  

三五年后,IC验证的标准化平台或出现

  • “大部分IC设计团队的设计流程看起来都差不多,但是每家的验证团队都不一样。有人做硬件仿真,有的做调试(debug),有人做软件仿真,有人做软硬协同件……。没有一个共同的模式。”
  • 关键字: Synopsys  SPICE  201401  

Synopsys力挺台积电16纳米FinFET

  •   全球IC矽智财供应商新思科技(Synopsys)力挺台积电的16纳米FinFET(鳍式场效晶体管),全力协助台积电加入导入这项新制程量产行列。   新思科技是「台积电大同盟」成员之一,昨天也宣布获台积电颁发开放创创新平台(OIP)「2013年度最佳伙伴奖」,以表彰对台积电先进制程的贡献。   台积电16纳米FinFET制程,是对抗英特尔及三星等劲敌的重要技术,台积电将以大同盟的阵营,联合IP、自动化工具、设备及芯片设计业的力量应战。台积电16纳米预定明年第4季试产,2015年第1季量产。
  • 关键字: Synopsys  FinFET  

使用先进技术来加速SoC验证

  • 摘要:近年来,由于设计复杂度的增长,对于验证提出了更高的要求。验证环境变得越来越大,越来越复杂,设计和验证的双重压力导致仿真变得越来越慢。所有验证/仿真的速度已经成为当前SOC设计进程中的重大挑战。
  • 关键字: SoC  Synopsys  GPU  VCS  仿真  201312  

Synopsys推出DesignWare ARC HS处理器

  •   专为最高DMIPS/mm2和DMIPS/milliwatt而优化的全新高性能效率设计   为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:其全新DesignWare? ARC? HS处理器系列的首批产品现已开始供货。该批32位ARC HS34和HS36处理器是迄今为止性能最高的ARC处理器内核,在采用典型的28纳米(nm)硅工艺时,可提供高达2.2GHz 的速度和1.9 DMIPS
  • 关键字: Synopsys  处理器  
共174条 6/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

synopsys介绍

Synopsys公司(Nasdaq: SNPS)是为全球集成电路设计提供电子设计自动化(EDA)软件工具的主导企业。为全球电子市场提供技术先进的IC设计与验证平台,致力于复杂的芯片上系统(SoCs)的开发。同时,Synopsys公司还提供知识产权和设计服务,为客户简化设计过程,提高产品上市速度。 Synopsys公司总部设在美国加利福尼亚州Mountain View,有超过60家分公司分布在北美 [ 查看详细 ]

相关主题

热门主题

(Synopsys)    树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473