首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga-diy

fpga-diy 文章 最新资讯

实际案例说明用基于FPGA的原型来测试、验证和确认IP——如何做到鱼与熊掌兼得?

  • 本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用硅知识产权(IP)内核来开发ASIC原型项目时,必须认真考虑的一些问题。全文从介绍使用IP核这种预先定制功能电路的必要性开始,通过阐述开发ASIC原型设计时需要考虑到的IP核相关因素,用八个重要主题详细分享了利用ASIC IP来在FPGA上开发原型验证系统设计时需要考量的因素。同时还提供了实际案例来对这些话题进行详细分析。这八个主题包括:一款原型和最终ASIC实现之间的要求有何不同
  • 关键字: 202411  FPGA  FPGA原型  确认IP  ASIC  SmartDV  

FPGA能做什么?比单片机厉害吗?

  • 学习单片机的同学,一般都会接触FPGA。有读者大概问了这样的问题:FPGA能做什么?比单片机厉害吗?这么说吧,FPGA在某方面也能实现单片机做的事,在某些领域,FPGA远比单片机强的多。当然,FPGA和单片机各有各的特点,在应用上也有一些区别。下面说说FPGA 常见的几大应用的领域:1.通信系统FPGA 在通信领域的应用可以说是无所不能,得益于 FPGA 内部结构的特点,它可以很容易地实现分布式的算法结构,这一点对于实现无线通信中的高速数字信号处理十分有利。因为在无线通信系统中,许多功能模块通常都需要大量
  • 关键字: 嵌入式  单片机  FPGA  

FPGA是什么 —— 它的工作原理及其用途

  • FPGA是什么?现场可编程门阵列(Field Programmable Gate Array,简称 FPGA)是一种集成电路(IC),可以开发定制逻辑,用于快速原型设计和最终系统设计。FPGA与其他定制或半定制的集成电路不同,其自身的灵活性使其可以通过下载软件进行编程和重新编程,适应所设计的大型系统不断变化的需求。FPGA非常适合当今各类快速发展的应用,如网络边缘计算、人工智能(AI)、系统安全、5G、工厂自动化和机器人技术。为什么使用FPGA而不是其他类型的集成电路?FPGA的主要优势在于其可编程架构,
  • 关键字: FPGA  

网络安全宣传月:与莱迪思一起应对不断变化的网络安全环境

  • 随着全球互连程度加以及对数字技术依赖性的增加,网络犯罪也日益猖獗。事实上,据《福布斯》报道,2023年的数据泄露事件比2021年增加了72%,而2021年就已经创下纪录。随着网络威胁变得越来越复杂和频繁,企业必须采取积极主动的方法来保护其系统、数据和运营。其中一种方法包括实施网络弹性:抵御攻击、响应威胁和从攻击中恢复的能力,从而实现持续的保护和最小程度的中断。每年十月是CISA.gov(网络安全和基础设施安全局)推出的网络安全宣传月,旨在促进网络弹性文化的发展。在莱迪思,我们常年致力于帮助我们的客户和合作
  • 关键字: 网络安全  莱迪思  FPGA  

英特尔传将出售Altera少数股权换现金

  • 英特尔(Intel)传向多家私募股权与投资人询问,有意出售Altera部分股权,以寻求从中换得数十亿美元的现金,而Altera为英特尔在2015年以167亿美元收购的子公司,曾被看作是英特尔重要的核心业务之一。英特尔不断寻求做出重大改变,如今将想法动到2015年以167亿美元收购的逻辑芯片设计厂Altera,传将出售Altera部分股权换现金,并期望Altera估值能达170亿美元来交易。Altera年初开始独立运营,预计2025年1月1日前完成分离,而英特尔执行长基辛格(Pat Gelsinger)上个
  • 关键字: 英特尔  Altera  FPGA  

在米尔电子MPSOC实现12G SDI视频采集H.265压缩SGMII万兆以太网推流

用这个可爱的DIY创意提升国庆后的工作效率

  • ●   打造一款卡皮巴拉触觉提醒器,提升你的节后工作效率●   打造“卡皮巴拉元气小助手”:DIY 触觉镇纸,提升工作效率●   打造专属“会移动的卡皮巴拉”:工程师的智能提醒工具经过一周的国庆假期,回到工作岗位时,面对堆积如山的任务,可能会让人倍感压力。此时,如果有一个既可爱又实用的工具,能帮助你轻松过渡回工作状态,是不是会更有动力呢?这就是我们为你带来的 “卡皮巴拉元气小助手”——一款以水豚为灵感,由 TITAN Core 开发板和TacHa
  • 关键字: DIY  卡皮巴拉  触觉提醒器  

将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素

  • 本系列文章从数字芯片设计项目技术总监的角度出发,介绍了如何将芯片的产品定义与设计和验证规划进行结合,详细讲述了在FPGA上使用IP核来开发ASIC原型项目时,必须认真考虑的一些问题。文章从介绍使用预先定制功能即IP核的必要性开始,通过阐述开发ASIC原型设计时需要考虑到的IP 核相关因素,用八个重要主题详细分享了利用ASIC IP来在FPGA上开发原型验证系统设计时需要考量的因素。在上篇文章中,我们分享了第五到第六主题,介绍了我们如何确保在FPGA上实现所需的性能和在时钟方面必须加以考量的因素有哪些。本篇
  • 关键字: 202409  ASIC IP核  FPGA  SmartDV  

从边缘到云,Altera以可扩展产品组合加快FPGA创新

  • 近期,英特尔子公司Altera推出了一系列FPGA软、硬件和开发工具,使其可编程解决方案更易应用于广泛的用例和市场。Altera在年度开发者大会上公布了下一代能效与成本优化的Agilex™ 3 FPGA情况,并宣布针对Agilex 5 FPGA提供新的开发套件和软件支持。 “通过与生态系统和分销合作伙伴保持紧密的合作,Altera将持续提供基于FPGA的解决方案,为创新者提供易于设计和部署的前沿可编程技术。通过此次新品发布,我们将继续利用可编程技术塑造未来,帮助客户在数据中心、通信基础设施、汽车
  • 关键字: Altera  FPGA  

用免费的4层PCB,做了个很好用的仪器!实测一下!

  • 做了个便携时钟源,4层板。主控采用STM32F411。下文将分享——功能/亮点,实测说明,硬件设计,软件设计,成本说明,开源网址一、功能/亮点输出20M-9800MHz射频信号,两个射频信号,一个参考输入,一个参考输出使用上位机、串口控制频率分辨率到1hz单个TYPEC口供电+通信+上位机图形化配置,无需单独配置各种寄存器,即插即用板载ocxo作为基准或锁定外部基准,支持锁定内部/外部参考信号输入整机启动时(恒温晶振预热)功耗约为4W,运行时稳定功耗约为2W-3W。硬件配置:1个type-c、6个状态指示
  • 关键字: STM32F411  DIY  

为了方便写作业,他做了个智能灯

  • 今天逛开源平台,看到了一个很实用的作品。——DIY一个,智能台灯看完之后,我想,达文西当时想做的,应该就是这样的台灯吧一、功能/亮点1.基础功能人靠近,台灯自动点亮,离开,台灯自动熄灭。支持手动/手势关闭该功能。2.手势交互支持【手势】调节灯光亮度。支持【手势】开启/关闭番茄钟倒计时。那么,要如何实现这些功能呢?软硬件如何设计?二、硬件设计硬件部分,设计了3块PCB——台灯控制板、灯板、LED驱动板。其中,台灯控制板有3个方案:1.台灯控制板方案一:梁山派开发板拓展板原理图_台灯控制板(梁山派拓展板)PC
  • 关键字: 智能灯  DIY  

自制了一个无线U盘,也是无线网卡,原理图很简单

  • 今天逛开源平台,看到一个,让我非常喜欢的开源项目!就是它!这是一个无线U盘,也是无线网卡。它的无线网盘功能可以……通过 USB 连接手机等设备,板载闪存+SD卡槽通过手机无线访问U盘:手机通过内置文件服务器,上传和下载文件再说直白点。“无线访问”,它是这么用的:将相机储存卡接入U盘,用手机连接热点,在浏览器打开【服务器】网页,直接下载文件!出远门也无需再借助电脑,无需将U盘接入手机等待读取然后卡住发烫!因为手机连相机读卡器真的会很卡啊啊啊啊!这是一个我非常喜欢的功能!它既保留了传统的方式,又方便了有传输摄
  • 关键字: 无线优盘  无线网卡  DIY  

这个收音机,卖得好好的,为啥要开源呐?

  • 这是一个,真正产品级的,已经商业化的,可以魔改的——收音机(简称咕咕机)。为什么要开源这个产品?这款产品的市场定位是让热爱DIY的入门玩家可以进行各种魔改,包括换大屏幕、升级立体声功放等玩法。让更多未接触过电子DIY的朋友们有机会亲身体验从入门到魔改的“折腾过程”。本次开源,是作者在商业化过程中的一次尝试,他们很好奇把一款闭源的被市场所认知的产品开源,会带来怎样的变化。也希望通过这个项目,给更多的开源者带来一些商业化借鉴。全波段的收音机,确实不少,但……支持“魔改”?这就有点意思了!接下来,我们就一起看看
  • 关键字: 收音机  DIY  开源  

NMPSM3软处理器

  • NMPSM3概述在UCSC扩展学院上了第一门FPGA课后,我对这些设备为普通人提供的功能感到惊讶,我决定更深入地研究它们。我最终意识到我有足够的逻辑设计知识,可以构建自己的简单处理器。在了解了KCPSM(nanoblaze)之后,我开始构建自己的处理器,并将其称为NMPSM(Nick Mikstas可编程状态机)。我花了三遍迭代才能制作出功能全面的处理器,因此命名为NMPSM3。即使NMPSM3受到nanoblaze IO方案的启发,其内部结构也完全不同。NMPSM3是具有四个独立中断和一个复位的16位处
  • 关键字: NMPSM3  FPGA  Verilog  

用FPGA实现各种数字滤波器

  • FPGA滤波器实施概述本篇部分内容来自网站FPGA滤波器实现的一些项目,源于一位在校学生的学习和设计- 了解并在FPGA上实现几种类型的数字滤波器器,设计的所有滤波器均为15阶滤波器,并使用16位定点数学运算,该学生有一篇PPT可供参考:FPGA滤波器实现研究项目期间创建的Verilog源文件如下。FIR滤波器FIR滤波器是四个滤波器中最简单、最快的,它利用了预加器的对称性,而且使用加法器树来最小化组合路径延迟。FIR_Filter.v`define FILT_LENGTH 16&nb
  • 关键字: FPGA  滤波器  Verilog  
共6605条 4/441 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473