摘 要:本文提出了一种使用短波电台组建无线数据传输网络的方案。根据此方案设计了基于DSP芯片的系统硬件和软件,并论述了软、硬件设计中的一些关键技术。关键词:短波电台;无线数据传输网络;DSP引言利用短波信道进行数据通信,具有传输距离远、受地形限制小、不易遭受人为破坏等优点。本文通过对短波电台进行改进,提出了一种方案,用于组建一个一点对多点的星型拓扑结构无线网络,进行远距离数据传输。并根据此方案设计了基于DSP的系统软、硬件。
组网方案在设计组网方案时需要对短波电台进行
关键字:
DSP 短波电台 无线数据传输网络
摘 要:本文从交流采样的等间隔要求出发,提出了基于交流采样的实时微内核的设计方法,详细介绍了实时微内核设计中保证等间隔采样的具体措施,并给出了该内核的具体应用实例。关键词:交流采样;DSP;实时多任务;微内核
引言在微机型电力设备中,系统一般通过交流采样获取信号,然后采用傅氏滤波或快速傅立叶变换(FFT)等有等间隔采样要求的滤波算法提取信号特征量。在采样率为几十Ksps及以下时,定时触发A/D实现等间隔采样可通过简单硬件电路或微控制器内部定时器来实现。在传统的前后台软
关键字:
DSP 交流采样 实时多任务 微内核
摘 要:本文介绍了多相阵列FFT在星上多载波数字化分路中的应用,并针对星上处理的实时高速处理要求,提出了一种FFT的实现方案,并用一片FPGA芯片验证了其正确性和可行性。关键词:FFT;FPGA;频分分路
多载波信号的数字化分路是卫星通信星上处理技术的关键技术之一,数字化分路技术主要有并行滤波器组分路、树形滤波器组分路和多相阵列FFT分路三种。在通道数较多时,多相阵列FFT有效地使用了抽取技术,且FFT算法具有很高的计算效率,本文所讨论的就是该方法中FFT的实现。
关键字:
FFT FPGA 频分分路
摘 要:本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述了其原理和设计思想,并利用Altera公司的FPGA器件ACEX 1K予以实现。关键词:FPGA;IP;VHDL
引言在工程上及控制系统中,常常要求有一些实时时钟,以实现定时或延时控制,如定时中断,定时检测,定时扫描等,还要求有计数器能对外部事件计数。要实现定时或延时控制,有三种主要方法:软件定时、不可编程的硬件定时、可编程的硬件定时器。其中可编
关键字:
FPGA IP VHDL
摘 要:本文介绍了电力参数检测终端的硬件结构以及参数的计算,着重讲述了采样脉冲的产生过程、抗混叠软件滤波、缺相检测原理、测频方法和谐波计算原理。关键词:DSP;软件滤波;缺相检测;谐波分析;FFT
引言在供电系统中,对谐波、负荷电流、功率因数等电力参数进行合理的估算并采取相应的措施是非常必要的。本文设计了一种基于DSP和CPLD的电网质量的监控装置。该装置通过采集这些参数,计算并判断电能质量的优劣,同时与监测主站进行通讯,接收主站下达的各种命令,传送主站所需的各种参数
关键字:
DSP FFT 缺相检测 软件滤波 谐波分析
摘 要:本文以Cypress公司的USB主控芯片SL811HS为例,介绍了其固件程序的设计方法。关键词:USB;固件程序;事务;端点;DSP
前言随着需求的发展,许多电子产品尤其是各种嵌入式设备,需要提供USB主控接口来连接如移动硬盘、U盘等USB设备以满足应用要求。本文对Cypress公司的USB主控芯片SL811HS作了详细介绍,并给出其固件程序的设计方法。
SL811HS芯片介绍SL811HS是一款遵从USB1.1协议的嵌入式USB Host/Slave芯片。该芯片既能和
关键字:
DSP USB 端点 固件程序 事务
摘 要:本文提出了一种LED点阵屏实现256级灰度显示的新方法。详细分析了其工作原理。并依据其原理,设计出了基于FPGA 的控制电路。关键词:256级灰度;LED点阵屏;FPGA;电路设计
引言256级灰度LED点阵屏在很多领域越来越显示出其广阔的应用前景,本文提出一种新的控制方式,即逐位分时控制方式。随着大规模可编程逻辑器件的出现,由纯硬件完成的高速、复杂控制成为可能。
逐位分时点亮工作原理所谓逐位分时点亮,即从一个字节数据中依次提取出一位数据,分8次点亮对应的像
关键字:
256级灰度 FPGA LED点阵屏 电路设计 发光二极管 LED
摘 要:本文介绍了基于数据采集系统的虚拟仪器设计。通过软、硬件技术结合,实现了对多路模拟信号的采集处理,输出多种波形,充分发挥了虚拟仪器的优势。关键词:虚拟仪器;DSP; USB
引言随着计算机技术的普及,运用高速数据处理的场合越来越多。例如,高速数字信号处理系统、高速图象信息转换、语音实时处理系统等。本文设计并实现了基于TMS320C32和USB芯片的一套高速、高精度数据采集分析系统。该系统的DSP负责数据的采集,数据通过USB口送到计算机显示、计算。计算机应用程序
关键字:
DSP USB 虚拟仪器
摘 要:本文提出了一种高效的复信号处理芯片的设计方法。本芯片是某雷达信号处理机的一部分,接收3组ADC的输出复数据,依次完成去直流、加窗、512点FFT、求功率谱和累加3组信号的功率谱等功能。在这5种功能中,加窗、512点FFT和求功率谱复用一个蝶形单元。本芯片由单片FPGA实现,计算精度高、速度较快,满足雷达系统的实时处理要求。关键词: FFT;蝶形单元;块浮点;功率谱; FPGA
引言复信号处理芯片是某雷达系统的一部分。雷达系统的实时处理特点要求芯片运
关键字:
FFT FPGA 蝶形单元 功率谱 块浮点
微电子学的发展彻底改变了计算机的设计:集成电路技术增加了能够安装到单个芯片中的元器件数目及其复杂度。因此,采用这种技术可以构建低成本、专用的外围器件,从而迅速地解决复杂的问题。
关键字:
FPGA 脉动 阵列
介绍了PCI总线控制芯片PCI2040的功能及内部结构,分析了基于PCI总线的双DSP通信的硬件结构及实现方法,并描述了利用Windows2000 DDK开发WDM设备驱动程序的方法及PCI双DSP通信驱动程序主要模块的设计方法和编程注意要点。
关键字:
PCI DSP WDM 总线
文章介绍了一种基于TI公司的TMS320VC5402来构造指纹识别系统的方法。详细论述了系统的各个组成部分以及指纹识别算法的实现流程,结合VC5402的指令集和自身结构特点,讨论了如何高效的设计应用程序的方法。
关键字:
系统 指纹识别 自动 DSP 基于
摘 要:本文介绍了高速ADC AD9430的功能,详细说明了使用高速FPGA来控制AD9430构成高速(140MSPS)、高精度(12位)数据采集系统的设计方法,并给出了具体实现的系统框图和测试结果。关键词:数据采集;FPGA;AD9430引言结合实际任务的要求,本文提出了一种基于AD9430的高速数据采集系统,主要用于采集雷达回波。在这个系统中,选用高速逻辑器件控制A/D转换和FIFO存储,同时通过FPDP(Front Panel Data Port)总线将采集的数据发送出去。由
关键字:
AD9430 FPGA 数据采集
摘 要:本文介绍了应用于磁轴承的双DSP热备容错控制方案,该方案采用时钟同步技术,由总线表决模块实现系统的容错处理,硬件判决模块实现硬件故障判断。由中心仲裁模块根据两判决模块的结果进行复杂的仲裁,并完成切换和完善的报警逻辑,从而提高了磁轴承控制系统的可靠性。关键词:容错;磁轴承; 控制器; CPLD; DSP引言电磁轴承(AMB)是利用可控电磁吸力将转子悬浮起来的一种新型高性能轴承,具有无接触、无摩擦、高速度、高精度、不需润滑和密封等一系列特点,在交通、超高速超精密加工
关键字:
CPLD DSP 磁轴承 控制器 容错
摘 要:本文在分析了非对称同步FIFO的结构特点及其设计难点的基础上,采用VHDL描述语言,并结合FPGA,实现了一种非对称同步FIFO的设计。关键词:非对称同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输
关键字:
BlockRAM DLL FPGA VHDL 非对称同步FIFO 存储器
fpga+dsp介绍
您好,目前还没有人创建词条fpga+dsp!
欢迎您创建该词条,阐述对fpga+dsp的理解,并与今后在此搜索fpga+dsp的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473