首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga+dsp

fpga+dsp 文章 进入fpga+dsp技术社区

降低FPGA功耗的设计

  •   使用这些设计技巧和ISE功能分析工具来控制功耗   新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。   为了更好地理解本文将要讨论的设计技巧为什么能够节省功耗,我们先对功耗做一个简单介绍。   功耗包含两个因素:动态功耗和静态功耗。动态功耗是指对器件内的容性负载充放电所需的功耗。它很大程度上取决于  频率、电压和负载
  • 关键字: 嵌入式系统  单片机  FPGA  功耗  嵌入式  

利用Virtex-5 SXT的高性能DSP解决方案

  • Xilinx Virtex-5 SXT FPGA 平台提供了独特的单芯片解决方案,充分利用大规模并行计算达到超高性能,同时将功耗降到最低。
  • 关键字: Virtex  SXT  DSP  性能    

扩频通信系统的FPGA实现

  •   扩频通信自上世纪50年代中期被美国军方开始研究以来,一直为军事通信所独占,广泛应用于军事通信、电子对抗以及导航、测量等各个领域。进入上世纪90年代以后,扩频通信又开始向各种民用通信领域发展,典型的如CDMA和GPS等。应用最广的是直接序列扩频方式(DSSS)。它是将待传送的信息数据被伪随机码调制,实现频谱扩展后再传输,接收端则采用相同的编码进行解调及相关处理,恢复原始信息数据。   本文采用VHDL语言、Altera公司的集成开发环境QuartusII 6.0和Cyclone系列芯片EPlC3T14
  • 关键字: 通讯  无线  网络  FPGA  无线  通信  

利用 Virtex-5 SXT 的高性能 DSP 解决方案

  •   二十多年来,FPGA 为世人提供了最灵活、适应性极强、快速的设计环境。早期的 DSP 设计人员发现,可将一种可再编程的门海用于数字信号处理。如果把内置到 FPGA 架构中的乘法器、加法器和累加单元结合起来,就可以利用大规模并行计算实现有效的滤波器算法。   在未加工频率性能方面的损失,通过并行计算得到了弥补,而且得远大于失,可谓“失之东隅,收之桑榆”;由此获得的 DSP 带宽完全可与替代方案媲美。随着时间的推移,乘法器和加法器的实施越来越高效。1998 年,Xilinx 顺理成章推出了第一个集成于
  • 关键字: 嵌入式系统  单片机  DSP  Virtex-5  嵌入式  

基于DSP的TETRA话音编码设计与实现

基于DSP的简单、经济、实用的无功补偿器设计

  • 介绍了应用在风力发电机组电控系统中无功补偿控制器的研制,此控制器实现基于DSP的对电网电压和从发电机流出的电流快速、准确的检测
  • 关键字: 无功  补偿  设计  实用  经济  DSP  简单  基于  

快速实现基于FPGA的脉动FIR滤波器

  • 引言   目前,用FPGA(现场可编程门阵列)实现FIR(有限冲击响应)滤波器的方法大多利用FPGA中LUT(查找表)的特点采用DA(分布式算法)或CSD码等方法,将乘加运算操作转化为位与、加减和移位操作。这些结构需要占用器件较多的LE(逻辑元件)资源,设计周期长,工作频率低,实时性差。本文提出一种基于Stratix系列FPGA器件的新的实时高速脉动FIR滤波器的快速实现方法。利 用FGPA集成的DSP(数字信号处理器)乘加模块定制卷积运算单元,利用VHDL(甚高速集成电路硬件描述语言)元件例化语句快
  • 关键字: 嵌入式系统  单片机  FPGA  脉动FIR滤波器  嵌入式  

采用FPGA的图像采集卡的设计

  •   现代化生产和科学研究对视频图像采集系统的要求日益提高。传统的图像采集卡速度慢、处理功能简单、采用分立元件、电路非常复杂;而且可靠性差、不易调试、不能很好地满足特殊要求。FPGA(现场可编程门阵列)是专用集成电路中集成度最高的一种,用户可对FPGA内部的逻辑模块和I/O模块重新配置,以实现用户所需逻辑功能。用户对FPGA的编程数据放入芯片,通过上电加载到FPGA中,对其进行初始化;也可在线对其编程,实现系统在线重构。基于FPGA技术的图像采集主要是通过集成的FPGA开发板,使用软件编程把图像的采集控制程
  • 关键字: 嵌入式系统  单片机  FPGA  图像采集卡  嵌入式  

利用Virtex-5 FPGA降低功耗

  • 在本文中,我将分析功耗降低所带来的好处。还将介绍 Virtex-5 器件中所使用的多种技术和结构上的革新,它们能提供功耗最低的解决方案,并且不会在性能上有任何折扣。

  • 关键字: Virtex  FPGA  低功耗    

TI最高性能浮点DSP助宝利通最新SoundStructure语音会议解决方案

  •   日前,德州仪器 宣布供应商宝利通将在其最新推出的 SoundStructure 系列产品中采用 TI 浮点 DSP,实现语音会议技术更上层楼。SoundStructure 是一种安装型音频解决方案,实现了极高的语音清晰度与全面的立体声回声抵消功能,非常适合会议室、教室与远程再现会议环境。SoundStructure 充分发挥 TI 高性能浮点 DSP TMS320C6727 提供的高精度、高速度与高性能优势,能够执行高强度的音频处理与动态处理任务,实现更自然、更逼真的会议体验。   随着越来越多的远
  • 关键字: TI  模拟技术  电源技术  DSP  模拟IC  电源  

基于FPGA的OQPSK解调器的设计与实现

  • 根据软件无线电的思想,以FPGA器件为核心实现了OQPSK的解调,大部分功能由FPGA内部资源来实现。
  • 关键字: OQPSK  FPGA  解调器    

基于FPGA的多种分频设计与实现

  • 引言   分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 1 整数分频器的设计 1.1 偶数倍分频   偶数分频器的实现非常简单,通过计数器计数就完全可以实现。如进行N倍偶数分频,就可以通过由待
  • 关键字: 嵌入式系统  单片机  FPGA  嵌入式  

基于DSP的数码相机中的MPEG-4压缩

  • 虽然数码相机 (DSC) 投入市场仅几年时间,但已经使消费类电子成像业发生了翻天覆地的变化。
  • 关键字: 压缩  MPEG-4  数码相机  DSP  基于  

基于FPGA的以太网视频广播接收系统的设计

  • 本文介绍了一种实用的基于FPGA的以太网视频广播接收系统,由于采用了FPGA技术,使得系统结构简单,可靠性高。
  • 关键字: FPGA  以太网  视频广播  接收系统    

基于DSP的单相精密电源硬件设计

  • 以TMS320V33为核心作为信号生成和处理元件,配以相应的外围电路完成幅度、频率、相位的控制、报警、显示等一系列功能。
  • 关键字: 硬件  设计  电源  精密  DSP  单相  基于  
共9898条 604/660 |‹ « 602 603 604 605 606 607 608 609 610 611 » ›|

fpga+dsp介绍

您好,目前还没有人创建词条fpga+dsp!
欢迎您创建该词条,阐述对fpga+dsp的理解,并与今后在此搜索fpga+dsp的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473