随着数字多媒体的应用日渐广泛,视频解码 在嵌入式系统设计中变成一个基本要素。视频标准有多种,依赖于产品可实施其中的一个或者多个标准。当然这不是全部,视频仅仅是多媒体码流的一部分,另外还 有音频或者语音需要并行处理。因此,一个精确的处理存储或数据流的同步层是必需的。此外,视频解码本身对性能要求较高,需要不同于先前基于语音和信息应用 的系统架构;这就对便携系统提出了特殊挑战,而桌面应用同样面临这些问题。
通用视频标准和编解码器
联合视频组(Joint Video Team, JVT)由 ITU的视频编
关键字:
DSP 单片机 嵌入式系统 视频编解码
Altera公司宣布,XtremeData在其XD2000i可插入式FPGA协处理器模块中选用了高性能Stratix® III FPGA,该模块支持Intel的前端总线(FSB)。基于Intel Xeon处理器的服务器采用这一高性能计算方案后,能够进一步增强处理能力。该模块可直接插入双插槽或者四插槽服务器的处理插槽中。与单个处理器相比,其加速性能提高了10倍到100倍,同时降低了系统总功耗。
XtremeData公司CEO Ravi Chandran评论说:“在高性能计算市场应用中,St
关键字:
Altera FPGA Intel 单片机 加速器 前端总线 嵌入式系统
1. 引言
在当今复杂数字电路设计中,大多采用以"嵌入式微控制器+FPGA"为核心的体系结构此体系结构中FPGA配置效率和灵活性的差异影响了产品的开周期和产品升级的易施性。传统的FPGA配置方案(例如调试阶段的专用下载电缆方式。成品阶段的专用配置片方式)在成本、效率、灵活性方面都存在着明显不足。针对这样的实际问题,基于嵌入式微控制器与FPGA广泛共存于复杂数字系统的背景,借鉴软件无线电"一机多能"的思想,提出了一种对现有传统FPGA配置方案硬件电路稍做调整并增加部分软件功能。即可实现FPGA动态配置的方
关键字:
Altera FPGA 单片机 配置 嵌入式系统
嵌入式软件发展需要对目标架构及其使用有着广泛而透彻的认识和瞭解。把嵌入式系统从概念转化成能够有效地在硬件环境中部署的高效能解决方案,需要若干个步骤。整个过程包括:分析、架构搭建、评估、硬件支援、设计、编码、除错、整合、验证和确认,过程中准确度极为重要。硬件资源的使用效率低,或者是软件没有针对那些硬件资源进行最佳化,都可能对性能带来严重的影响。 CEVA-X系列采用的创新架构,充分利用可能的设计变数来控制整体性能。CEVA-X1620是CEVA-X核心系列的第一款产品,具有先进的平行架构(Parallel
关键字:
DSP 单片机 电源技术 模拟技术 嵌入式系统 最佳模拟
本文基于雷达实时信号处理的需要,用FPGA实现了多DSP信号处理模板局部总线和基于标准VME总线的计算机进行通信的接口设计。
关键字:
DSP VME 总线 接口设计
随着多媒体市场的迅猛发展,百万像素的数码相机、各种功能强大的彩屏手机等数字消费产品逐渐普及。这些多媒体应用均需要处理高质量、高分辨率的大图像,这对存储介质的容量和传输信道的带宽都提出了新要求。图像压缩的国际标准JPEG已不能满足这些新的要求,而且它在低码率时还存在着方块效率。因此,从1997年开始,JPEG委员会就致力于开发新的静态图像压缩标准JPEG2000,并在2000年8月形成了最终经济核草案,在2000年12月使其成为了国标标准。
JPEG2000相比JPE
关键字:
FPGA JPEG2000 单片机 嵌入式系统
赛灵思公司今天宣布将在本周举办的中国英特尔信息技术峰会( Intel Developer Forum China)上展示全球性能最高的FPGA加速模块。赛灵思计算加速平台(ACP)采用基于FPGA的加速模块满足Intel基于FPGA的前端总线(FSB) 的要求并且展示了完全支持FSB的可插入Intel Xeon CPU插槽的Virtex-5 FPGA 模块。
赛灵思将展示通过Intel FSB总线在系统存储器和最新的65nm Virtex&n
关键字:
FPGA IDF 单片机 嵌入式系统 赛灵思 模块
Altera公司宣布,Harris公司在最近推出的Platinum™视频广播路由器线路中采用了Stratix® II GX开发套件和3Gbps串行数字接口(SDI)知识产权(IP) MegaCore®功能,使其开发时间缩短了几个月。
Harris广播通信部总裁Tim Thorsteinson评论说:“Altera的SDI解决方案帮助我们节省了工程时间,保证了高清晰信号完整性。Altera为我们提供全面的开发支持,包括高质量MegaCore,提高了我们工程团队的效能,使
关键字:
Altera FPGA Stratix 单片机 嵌入式系统
赛灵思公司日前宣布推出首个低成本 Spartan™-DSP 系列产品以及相应的开发板和增强设计软件,极大地扩展了其XtremeDSP™解决方案的产品线,并且在价格、性能和功耗三合一组合方面为数字信号处理树立了新的标杆。Spartan-DSP以业界最低的成本价格提供了高达20GMACS(每秒十亿次乘法累计)的DSP功能,而价格不到30美元。与同类的其它高性能可配置DSP器件相比,该系列产品的动态功耗降低多达50%。
新推出Spartan-DSP系列之后,XtremeDSP产
关键字:
SPARTAN-DSP 单片机 嵌入式系统 赛灵思
随着计算机以及各种精密自动化设备、电子设备被广泛应用于通信、工业自动化控制、办公自动化等领域, 逆变器作为 UPS的重要组成部分,近年来得到了迅速展。对逆变器的控制成为研究重点,即要求其输出波形稳态精度高、总谐波畸变率低和动态响应快。目前,瞬时 PID控制、重复控制等技术都在应用中占有重要地位。但这两种技术都有难以克服的缺点,如瞬时PID控制难以实现数字化;重复控制的动态响应慢。美国著名控制理论专家卡尔曼于60年代初提出了数字控制的无差拍控制思想。随着电力电子技术的发展,80年代中期,无差拍控制被应用于逆
关键字:
DSP 单片机 工业控制 逆变器 嵌入式系统 工业控制
赛灵思公司宣布推出基于业界第一个列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express开发套件。包括一个开发套件和协议包文件在内的完全解决方案可帮助设计人员加快1-8路 PCIe 应用的设计,可帮助客户加快通信和网络、视频和广播、存储和计算、工业以及航空和国防等多种市场应用的产品速度。该开发套件为设计人员评估并放心地利用赛灵思PCI Express端点模块完成设计提供了所需要的一切。 赛灵思Virtex-5 FPGA内建PCI Express端点模块和低功耗3.2G
关键字:
65nm FPGA Virtex-5 单片机 嵌入式系统 赛灵思
引言
随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗也大大降低了。本文介绍了基于TMS320VC5502和CPLD XC95144的低功耗多路数据处理系统。
模拟信号的输入经过50Hz陷波电路(滤除工频
关键字:
CPLD DSP 单片机 多路数据处理 嵌入式系统
FPGA已经存在了十几年的时间,在传统概念中,FPGA价格昂贵,设计门槛较高,多用于通信和高端工业控制领域。最近几年,低成本FPGA不断推陈出新。半导体工艺的进步不仅带来FPGA成本的降低,还使其性能显著提升,同时不断集成一些新的硬件资源,比如内嵌DSP块、内嵌RAM块、锁相环(PLL)、高速外部存储器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA内部,还可以集成一种软处理器Nios II及其外设,它是目前FPGA中应用最为广泛的软处理器系统。
关键字:
FPGA 单片机 嵌入式系统 视频 图像处理
系统中其他外围电路的控制方法和原理与时钟芯片完全类似,以此方法可以搭建一个通用性强、性能稳定的硬件平台,再通过各种具体的保护应用软件,从而实现各种具体功能的微机保护装置。
关键字:
DSP 887 DS 12
引言
随着FPGA的设计速度、尺寸和复杂度明显增长,使得整个设计流程中的验证和调试成为当前FPGA系统的关键部分。获得FPGA内部信号有限、FPGA封装和印刷电路板(PCB)电气噪声,这一切使得设计调试和检验变成设计周期中最困难的流程。另一方面,几乎当前所有的像CPU、DSP、ASIC等高速芯片的总线,除了提供高速并行总线接口外,正迅速的向高速串行接口的方向发展,FPGA也不例外,每一条物理链路的速度从600Mbps到高达10Gbps,高速IO的测试和验证更成为传统专注于FPGA内部逻辑设计的设计人
关键字:
FPGA 测量 测试
fpga+dsp介绍
您好,目前还没有人创建词条fpga+dsp!
欢迎您创建该词条,阐述对fpga+dsp的理解,并与今后在此搜索fpga+dsp的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473