早期嵌入式处理系统通常由一个微控制器和一系列外设构成。这些系统通常用来完成获取少量数据、处理数据、做出决策、基于决策结果输出信息等工作。在某些情况下会实现简单的人机交互接口如读取键盘并显示结果。处理需求、同时产生需求,以现在的标准来看似乎微不足道。现代嵌入式系统通常需要处理和分析十亿字节级的海量数据,而且常常在确定性和低延时运算上还有一些额外要求。许多应用还要求系统在满足相关行业标准的同时可靠符合可靠性和安全性要求。 目前,似乎还不可能在单一处理器上同时满足处理高带宽数据、执行系统应用程序、响应实时
关键字:
ARM FPGA
FPGA虽然“曝光率”远远不如CPU和GPU,但其重要性却不遑多让——无论是在军事领域,还是民用领域都颇具意义,国产FPGA在中国市场的占有率仅为2%,即便是很多军用的高端FPGA,也基本依赖于进口,这究竟是怎么回事呢?
关键字:
芯片 FPGA
当前电机控制的发展越来越趋于多样化、复杂化,现场也提出越来越苛刻的性能要求。因此客户有可能考虑自己开发专用的控制芯片,FPGA的可编程性正是可以满足这种需求。上期讲解了三大电机控制方案之MCU篇,这期来看看FPGA。
对于电机控制提出的不同要求,FPGA芯片固有的可编程性和并行处理的特点十分适合于中高端的电机控制应用。由于它以纯硬件的方式进行并行处理,而且不占用CPU的资源,所以可以使系统达到很高的性能。
在电机控制的市场上,众多专注于FPGA技术的厂商接连推出了各具特色的解决方案,本系列
关键字:
FPGA Actel
自从Lattice(莱迪思半导体)并购了Silicon Blue后,在当时就为FPGA产业投下一颗震撼弹,后来又在2015年,并购Silicon Image来强化影像处理方面的产品阵容。在历经了约莫一年左右的时间,Lattice趁胜追击推出了全新产品线:CrossLink,它被Lattice定义成可编程的ASSP,简称为pASSP。
Lattice亚太区资深事业发展经理陈英仁表示,之所以会推出这样的产品,原因主要有两个,一是影音讯号输入与输入不相容的问题,其次则是输入与输出的通道无法匹配。举例来
关键字:
Lattice FPGA
Arteris公司今天宣布推出1.5版本NCore cache一致性互连IP。Arteris公司是从事系统级芯片(SoC)互连IP的创新性供应商,它的商用系统级芯片NoC互连IP已经广泛被采用。NCore IP是分散式异构cache一致性互连解决方案,系统设计师可以用它高效率地设计出cache一致性的系统,它的优点是具有多个可配置的Snoop Filter和嵌入式高速缓存(cache)。在今天的SoC设计中通常使用传统固定式或集中式cache一致性式互连,与之相比,NCo
关键字:
Arteris SoC
Arteris公司是商用系统级芯片(SoC)互连IP的创新性供应商,今天宣布推出一种半导体设计技术,在用不同供应商的IP设计出高速缓存一致性(Cache Coherent)高效率系统时,它提高了系统级芯片设计师的设计能力。利用这项新技术,推出了业界第一个分散式、异构高速缓存一致性(Cache Coherence)互连,帮助设计人员实现更高的频率,更低的功耗,高效率地生产有特色的系统级芯片,缩短产品进入市场的时间。这种系统级芯片跨越多个设计领域,如移动设备、高清晰度电视、企业级存储、
关键字:
Arteris SoC
莱迪思半导体公司,客制化智能互连解决方案市场的领先供应商,今日宣布针对工业市场推出19款HDMI®产品。HDMI发送器、接收器、端口处理器和视频处理器套件保证了无缝的“即插即用”连接,超越了传统消费电子和移动应用。 视频应用在整个工业产品市场普遍存在,在今天的智能自动化系统中扮演着重要的角色。莱迪思提供了一系列可编程器件,满足工业环境和长时间工作的要求,同时保持连续工作和无与伦比的可靠性。随着HDMI产品的加入,莱迪思可以帮助制造商解决关键桥接问题或实现视频处理功能,增强了人机界面、安全监控以及数字
关键字:
莱迪思 FPGA
今年2月底,一个收购消息在国外安全社区开始传播。IBM Security 正在收购网络安全应急响应公司 Resilient Systems,据知情人士透露,收购价约为1亿美金。
实际上,自从 IBM Security 在2012年正式建立之后,连续收购了Trusteer(10亿美金)、CrossIdeas和Lighthouse三家安全公司。而且IBM安全正式成立之前,IBM还收购了 包括Q1 Labs、Algorithmics、BigFix、Guardium、Watchfire、Consul R
关键字:
IBM SOC
一个单片机应用系统的硬件电路设计包含两部分内容:一是系统扩展,即单片机内部的功能单元,如ROM、RAM、I/O、定时器/计数器、中断系统等不能满足应用系统的要求时,必须在片外进行扩展,选择适当的芯片,设计相应的电路。二是系统的配置,即按照系统功能要求配置外围设备,如键盘、显示器、打印机、A/D、D/A转换器等,要设计合适的接口电路。 系统的扩展和配置应遵循以下原则: 1、尽可能选择典型电路,并符合单片机常规用法。为硬件系统的标准化、模块化打下良好的基础。 2、系统扩展与外围设备的配置水平应充分满
关键字:
单片机 SoC
Altera,现在已属英特尔公司,今天发布新的产品版Quartus® Prime Pro设计软件,进一步提高了FPGA设计性能和设计团队的效率。Quartus Prime Pro软件设计用于支持英特尔下一代高度集成的大容量FPGA,这将推动云计算、数据中心、物联网及其连网等领域的创新。内置在最新版软件中的功能前所未有的缩短了编译时间,提供通用设计输入方法,简化了知识产权(IP)的集成,从而加速了大规模FPGA设计流程。 英特尔的FPGA软件和IP市场营销总监B
关键字:
Altera FPGA
当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险象,但实际上仍然可能存在着危险。通常,我们不应该用多级组合逻辑去钟控PLD设计中的触发器。 图1给出一个含有险象的多级时钟的例子。时钟是由SEL引脚控制的多路选择器输出的。多路选择器的输入是时钟(CLK)和该时钟的2分频 (DIV2)。由图1的定时波形图看出,在两个时钟均为逻辑1的情况下,当SEL线的状态改变时,存在静态险象。险象的程度取决于工作的条件。 多级逻辑的险象是可以去除的
关键字:
FPGA CPLD
FPGA是一个需要长期积累的过程,而FPGA是为特殊需要而生的,注定无法是大众的,产业细分才是王道。
关键字:
FPGA 京微雅格
业内有些公司套取政府资金上瘾了,公司就是公司,少拿自主创新说事,更不要打着民族的名义要钱。
关键字:
京微雅格 FPGA
可综合的意思是说所编写的代码可以对应成具体的电路,不可综合就是所写代码没有对应的电路结构,例如行为级语法就是一种不可综合的代码,通常用于写仿真测试文件。 建立可综合模型时,需注意以下几点: 不使用initial 不使用#10之类的延时语句 不使用循环次数不确定的循环语句,如forever,while等 不使用用户自定义原语(UDP元件) 尽量使用同步方式设计电路 用always块来描述组合逻辑时,应列出所有输入信号作为敏感信号列表,即always@(*) 所有的内部寄存器都应该能够被复
关键字:
verilog FPGA
Altera,现在已属英特尔公司,今天宣布启动其设计解决方案网络(DSN,Design Solutions Network),这一全球辅助支持系统将稳健的设计服务网络、IP、电路板和商用现货产品(COTS)公司合并到一个计划中。DSN计划将客户与网络成员连接起来,通过统一的搜索网站,为他们提供Altera CPLD、FPGA、SoC和Enpirion®电源器件相关的产品或者设计服务,帮助客户加速产品创新,网站位于www.altera.com.cn/dsn。 Intel可
关键字:
Altera FPGA
fpga soc介绍
您好,目前还没有人创建词条fpga soc!
欢迎您创建该词条,阐述对fpga soc的理解,并与今后在此搜索fpga soc的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473