首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> fpga ip

fpga ip 文章 进入fpga ip技术社区

工程师分析实例,带你走近Xilinx FPGA设计

  • 工程师分析实例,带你走近Xilinx FPGA设计,一.概述  本文主要帮助大家熟悉利用ISE进行Xilinx 公司FPGA 代码开发的基本流程。主要是帮助初学者了解和初步掌握 ISE 的使用,不需要 FPGA 的开发基础,所以对每个步骤并不进行深入的讨论。  本文介绍的内容从新
  • 关键字: FPGA  设计  Xilinx  走近  分析  实例  工程师  

采用FPGA与SRAM的大容量数据存储的设计

  • 采用FPGA与SRAM的大容量数据存储的设计,1 前言 针对FPGA中内部BlockRAM有限的缺点,提出了将FPGA与外部SRAM相结合来改进设计的方法,并给出了部分VHDL程序。  2 硬件设计  这里将主要讨论以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV
  • 关键字: 存储  设计  数据  大容量  FPGA  SRAM  采用  

采用上位机与FPGA开发板的光纤通道接口适配器设计

  • 采用上位机与FPGA开发板的光纤通道接口适配器设计,随着存储技术的迅速发展,存储容量得到了迅速的增长,存储系统的数据传输速度成为了主要的瓶颈。光纤的传输具有其速度上的优势,然而,在光纤传输要受到光纤通道接口的限制,因此光纤通道应用于高速数据传输的一个关
  • 关键字: 接口  适配器  设计  通道  光纤  上位  FPGA  开发  采用  

利用Java良好的移植特性的FPGA可编程嵌入式系统

  • 利用Java良好的移植特性的FPGA可编程嵌入式系统,传统的嵌入式产品只能实现某种特定的功能,不能满足用户可变的丰富多彩的应用需求。为解决这个问题,本文设计并实现了一种使用Java作为软件平台的基于FPGA的可编程嵌入式系统,以实现系统对多种本地应用和网络的支持
  • 关键字: 可编程  嵌入式  系统  FPGA  特性  Java  良好  移植  利用  

FPGA全局时钟资源相关Xilinx器件原语及使用

  • FPGA全局时钟资源相关Xilinx器件原语及使用,FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元(IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设
  • 关键字: Xilinx  器件  使用  相关  资源  全局  时钟  FPGA  

FPGA/EPLD的自上而下设计方法及其优缺点介绍

  • FPGA/EPLD的自上而下设计方法及其优缺点介绍,FPGA/EPLD的自上而下(Top-Down)设计方法:  传统的设计手段是采用原理图输入的方式进行的,如图1所示。通过调用FPGA/EPLD厂商所提供的相应物理元件库,在电路原理图中绘制所设计的系统,然后通过网表转换产生某一特
  • 关键字: 缺点  介绍  及其  方法  自上而下  设计  FPGA/EPLD  

Altera推出最新IP内核产品

  • Altera公司(NASDAQ: ALTR)日前宣布,推出40-Gbps以太网(40GbE)和100-Gbps以太网(100GbE)知识产权(IP)内核产品。这些内核能够高效的构建需要大吞吐量标准以太网连接的系统,包括,芯片至光模块、芯片至芯片以及背板应用等。
  • 关键字: Altera  FPGA  

如何采用FPGA方案实现数字显示系统设计

  • 系统级芯片(SoC)解决方案被誉为半导体业最重要的发展之一,目前,从数字手机和数字电视等消费类电子产品到高端通信LAN/WAN设备中,这一器件随处可见。过去,为了创建此类嵌入式系统,设计工程师不得不在处理器、逻辑
  • 关键字: FPGA  方案  数字显示  系统设计    

FPGA为车用微控制器提升设计灵活性

  • 在汽车电子中广为采用的微控制器(MCU)正快速面临时间和成本的压力。使用MCU的主要优势一直以来都是lsquo;创造具有高性价比的高阶系统整合rsquo;。然而,在此一优势之下,有一些与元件本身相关的潜在成本是超乎于其
  • 关键字: FPGA  车用  微控制器    

基于LabVIEW的FPGA模块FIFO深度设定实现

  • 为了解决基于LabVIEWFPGA模块的DMAFIFO深度设定不当带来的数据不连续问题,结合LabVIEWFPGA的编程特点和DMA FIFO的工作原理,提出了一种设定FIFO深度的方法。对FIFO不同深度的实验表明,采用该方法设定的FIFO深度能够
  • 关键字: LabVIEW  FPGA  FIFO  模块    

基于FPGA分布式算法的低通FIR滤波器的设计与实现

  • 0 引言

    传统数字滤波器硬件的实现主要采用专用集成电路(ASIC)和数字信号处理器(DSP)来实现。FPGA内部的功能块中采用了SRAM的查找表(lo-ok up table,LUT)结构,这种结构特别适用于并行处理结构,相对于传统方法来
  • 关键字: FPGA  FIR  分布式算法  低通    

基于FPGA的数字频率合成器设计与实现

  • 摘要:为了产生稳定激励信号的目的,采用Verilog硬件语言在FPGA上实现了数字频率合成器的设计,该设计包括累加器、波形存储器、AD转换、低通滤波器等;对累加器、波形存储器都进行了仿真,并下载到FPGA中,经A/D转换
  • 关键字: FPGA  数字频率合成器    

基于FPGA的自适应数字传感器设计

  • 摘要:高量程加速度传感器在小信号的激励下输出在10 mV以内,传统测试系统的噪声可能覆盖如此小的电压信号,使高量程的加速度传感器无法测试小的加速度信号。针对这一问题提出了基于自动增益切换控制理论的自适应数字
  • 关键字: FPGA  数字  传感器设计    

利用Maxim外设模块加速FPGA原型设计、显著降低成本

  • Maxim Integrated Products (NASDAQ: MXIM)推出能够直接插入符合Digilent® Pmod™标准的任意FPGA/CPU扩展端口的15个外设模块套装。简单的连接操作和便利的软件集成可加速原型开发进度,实现从概念至设计方案的快速移植。这套模块的价格极具竞争力,即使在预算最紧张的情况下,也可以采用先进的高性能IC进行方案测试。
  • 关键字: Maxim  FPGA  

赛灵思推出符合PCI- E 3.0标准的集成模块

  • All Programmable FPGA、SoC和3D IC的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布推出针对采用Virtex®-7 FPGA 集成模块设计的全新解决方案, 该集成模块可支持PCI Express (简称PCI-E) 3.0 x8标准和 DDR3 外部存储器,能为开发人员提供立即启动基于PCI-E 3.0的设计所需的全部构建模块。
  • 关键字: 赛灵思  FPGA  Virtex-7  
共7130条 240/476 |‹ « 238 239 240 241 242 243 244 245 246 247 » ›|

fpga ip介绍

您好,目前还没有人创建词条fpga ip!
欢迎您创建该词条,阐述对fpga ip的理解,并与今后在此搜索fpga ip的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473