首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> dsp+fpga

dsp+fpga 文章 最新资讯

用8位微处理器实现数字低通滤波器设计

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 8位微处理器  DSP  数字  低通滤波器  

什么是DSP及DSP技术详解

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: 数字信号处理  DSP  

利用Virtex-5 FPGA实现最低功耗解决方案

  •   过渡至65纳米工艺的FPGA具备采用更小尺寸工艺所带来的优势:低成本、高性能和更强的逻辑能力。尽管这些优势能够为高级系统设计带来激动人心的机会,但65纳米工艺节点本身也带来了新的挑战。例如,在为产品选择FPGA时,功耗的考虑变得越来越重要。很可能下一代设计会需要在功耗预算不变(或更小)的情况下,集成更多的特性和实现更高的性能。   本文将分析功耗降低所带来的益处,还将介绍Virtex-5器件中所采用的多种技术和结构上的革新,它们能提供功耗最低的解决方案,并且不牺牲性能。   降低功耗的好处   
  • 关键字: FPGA  低功耗  Virtex-5  静态功耗  动态功耗  

飞思卡尔推出世界首款软ColdFire32位内核FPGA

  •   2008年6月9日,为了满足高度定制化半导体解决方案的市场需求,飞思卡尔在Altera Cyclone III系列FPGA上推出32位V1 ColdFire内核的首款现场可编程栅格阵列(FPGA)。半导体知识产权(IP)许可专家IPextreme公司将通过其在线Core Store™市场免费为Cyclone III客户提供V1内核许可。   V1 ColdFire内核许可为那些不能通过标准嵌入式处理器和片上系统(SOC)器件解决其设计问题的工程师提供一款灵活、经济高效的解决方案。
  • 关键字: 飞思卡尔  FPGA  内核  Cyclone  

为什么嵌入式开发人员要使用FPGA

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: FPGA    嵌入式系统  

基于DSP多处理器实时开发环境的设计

  • 本文通过研究提出了一种多处理器实时开发环境的设计思想,它可以支持多种型号处理器的同时开发,使系统级开发变得简单易行。
  • 关键字: 环境  设计  开发  实时  DSP  处理器  基于  

DSP应用系统中的硬件接口电路设计

  • 介绍了DSP应用系统的硬件接口电路:包括电平变换电路、仿真器JTAG接口电路、以及可扩展的硬件接口(如A/D、D/A、SRAM)等的设计方法,并给出了接口电路在设计时须注意的几个问题。
  • 关键字: DSP  应用系统  电路设计  硬件接口    

一种基于DSP平台的快速H.264编码算法的设计

  •   视频压缩编码标准H.264/AVC是由ISO/IEC和ITU-T组成的联合视频专家组(JVT)制定的,他引进了一系列先进的视频编码技术,如4×4整数变换、空域内的帧内预测,多参考帧与多种大小块的帧间预测技术等,标准一经推出,就以其高效的压缩性能和友好的网络特性受到业界的广泛推崇。特别是在2004年7月JVT组织做了重要的保真度范围扩展的补充后,更加扩大了标准的应用范围,但同时巨大的运算量却成为其广泛应用的瓶颈。考虑到H.264协议实现的复杂度,本文的思路是:一方面提高硬件处理速度和能力,采
  • 关键字: DSP  编码算法  视频压缩编码  编码器  ARM  CPU  

Altera为SOPC Builder工具推出32位V1 ColdFire软核

  •   为帮助系统级设计人员在FPGA软核处理器上有更多的选择,Altera公司(NASDAQ: ALTR)今天宣布,Freescale将为SOPC Builder工具推出32位V1 ColdFire软核。为迅速方便的使用Altera® Cyclone® III FPGA建立系统级设计,设计人员现在使用SOPC Builder工具时,可以选择Freescale®、ARM®或者Altera软核处理器以及50多种其他的知识产权(IP)模块。   SOPC Builder是独特的A
  • 关键字: Altera  SOPC Builder  软核  Freescale  FPGA  

合众达推出达芬奇音视频应用解决方案

  • 电子产品世界,为电子工程师提供全面的电子产品信息和行业解决方案,是电子工程师的技术中心和交流中心,是电子产品的市场中心,EEPW 20年的品牌历史,是电子工程师的网络家园
  • 关键字: DSP  合众达  

在采用FPGA设计DSP系统中仿真的重要性

  • 仿真是所有系统成功开发的基础。通过在不同条件、参数值和输入情况下对系统进行高级行为仿真,工程师可以迅速找到、分离并纠正系统的设计问题。因为在这一阶段,比较容易区分设计问题和编程问题。通过在系统级工作,设计人员可以确定这一阶段的问题是来自设计缺陷,而不是编程问题。此外,在信号处理系统设计中使用基于模型的方法大大缩短了“错误诊断延迟”时间――从设计中出现错误到发现错误并分离错误的时间。
  • 关键字: 真的  重要性  系统  DSP  FPGA  设计  采用  

32位DSP两级cache的结构设计

  • 采用自顶向下的流程设计了一款32位DSP的cache。该cache采用两级结构,第一级采用哈佛结构,第二级采用普林斯顿结构。本文详细论述了该cache的结构设计及采用的算法。
  • 关键字: 结构设计  cache  两级  DSP  32位  

全新片上可编程系统(SOPC)多参监护仪专用主控板简介

  •   多参监护仪主控板是多参监护仪执行信息处理的核心部件,主要解决临床生理信息的传输、存储、显示、交换和信息数据的组合加工。特别是数字化医院的发展,HIS、CIS 系统的建立和普遍使用,使得多参监护仪不仅是一个生理参数的显示和记录终端,而且正成为医疗单位信息系统中必不可少的一个重要的临床、生理信息平台。它的许多技术指标直接体现了多参监护仪整机的重要技术性能指标。在多参监护仪市场竞争日趋激烈的今天,选择一款技术既先进,性能价格比又高的主控板,无疑可以大大提高它的市场竞争力。   一、目前国内多参监护仪主控板
  • 关键字: SOPC  主控板  监护仪  ARM  IP  FPGA  

基于FPGA的通用开关电源控制器硬件模拟开发平台的

  • 设计了一套基于FPGA的通用离线开关电源硬件模拟开发平台,并对此硬件开发平台的硬件组成及工作原理进行了分析。利用此硬件开发平台对开关电源控制器进行硬件模拟,可以弥补控制芯片设计过程中软件仿真的不足,大大缩短控制芯片开发周期。
  • 关键字: FPGA  通用开关电源  控制器  开发平台    

ADSP-21262型DSP的监控设计

  •   1 引言   随着数字信号处理理论的日趋完善和超大规模集成电路技术的飞速发展,在各种实时处理应用需求的推动下,数字信号处理器(DSP)也得到了越来越广泛的应用。   DSP的监控是DSP开发和应用中十分重要的环节。目前在DSP的开发过程中,最常用的方式是通过购买处理器的JTAG仿真器和开发软件包实现对DSP的调试和监控。JTAG调试工具的功能十分强大,对于不熟悉DSP内部结构和细节的开发者而言是一种非常不错的选择。但是此种方法也有其缺陷:首先,开发成本比较昂贵,一般购买正版仿真器和软件包的价格都在
  • 关键字: DSP  监控  JTAG  PC  
共9906条 559/661 |‹ « 557 558 559 560 561 562 563 564 565 566 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473