在现代电子系统设计中,由于可编程逻辑器件的卓越性能、灵活方便的可升级特性,而得到了广泛的应用。由于大规模高密度可编程逻辑器件多采用SRAM工艺,要求每次上电,对FPGA器件进行重配置,这就使得可以通过监视配置的位数据流,进行克隆设计。因此,在关键、核心设备中,必须采用加密技术保护设计者的知识产权。
1 基于SRAM工艺FPGA的保密性问题
通常,采用SRAM工艺的FPGA芯片的的配置方法主要有三种:由计算机通过下载电缆配置、用专用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存储器
关键字:
FPGA SRAM 单片机 加密 嵌入式系统 存储器
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 灵思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
关键字:
FPGA v1.1标准测试 单片机 嵌入式系统 赛灵思VIRTEX-5
与几年前相比,生产嵌入式应用产品的OEM感受到了越来越大的市场压力,产品的新功能和新特性、业界新标准、市场供求、用户对低功耗甚至零功耗的不断追求,以及产品成本等越来越多的因素都会对典型嵌入式设计产生影响,这使得目前市场上的各种应用产品,从纯粹的消费电子(如蜂窝电话、MP3播放器、数码相机)到基础设备(基站、电话系统、WAN交换机等),都产生了变化,这些变化促使研发人员开发更加完善和复杂的软件,并在高端产品上使用大量的FPGA。这些变化同时也将设计者推向了ASIC/SOC与非传统硬件模型——多核设计。
关键字:
DSP SoC 单片机 嵌入式系统 SoC ASIC
赛灵思公司(Xilinx, Inc.)推出业界应用最广泛的集成软件环境(ISE)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex-
关键字:
FPGA ISE 单片机 嵌入式系统 赛灵思
伴随着Internet的迅速发展,IP已经成为综合业务通信的首选协议,其承载的信息量也在成倍增长,如何利用现有的电信资源组建宽带IP网络是近年来研究的热点。目前,比较成熟的技术主要有IP over SDH(POS)和IP over ATM(POA)。POS将IP包直接装入SDH的虚容器中,通道开销少、实现简单,具有自动保护切换功能;POA的复接过程比较复杂,可以通过高系统开销提供较好的服务质量保证(QOS)。从目前的市场看,各大通信设备商都推出了基于POS/POA的产品,但总体成本较高,主要面向的是一些高
关键字:
E1 FPGA 单片机 嵌入式系统 适配电路 通讯 网络 无线
Altera是一个团结紧密的团体,每一个成员都有共同的坚定的信念和为此信念奋斗不息的激情。我从John Daane身上也看到这一点。Daane是一位年轻的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,负责ASIC技术的研发。这又是他们的一个共同特点,这些投身FPGA事业的人物,几乎都曾是ASIC行业的专家。看来他们的确是一群志同道合的人,在若干年前看到FPGA行业发展的大好前景,所以聚到一起来了。 如果现在让我历
关键字:
FPGA
卷积交织和解交织原理简介
在DVB-C系统当中,实际信道中的突发错误往往是由脉冲干扰、多径衰落引起的,在统计上是相关的,所以一旦出现不能纠正的错误时,这种错误将连续存在。因此在DVB-C系统里,采用了卷积交织来解决这种问题。它以一定规律扰乱源符号数据的时间顺序,使其相关性减弱,然后将其送入信道,解交织器按相反规律恢复出源符号数据。
DVB-C的卷积交织和解交织原理为:交织由I=12(I为交织深度)个分支构成。每个分支的延时逐渐递增,递增的单元数M=n/I=204/12=17(M为交织基数)。这里的
关键字:
DVB-C FPGA 单片机 嵌入式系统
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 赛灵思公司宣布其Virtex™-5 LXT FPGA通过了最新的PCI Express端点 v1.1
关键字:
FPGA v1.1标准 VIRTEX-5 测试 单片机 嵌入式系统 赛灵思 测试测量
本文介绍的是利用FPGA并行处理和计算能力,以Altera FPGA Stratix EP1S40为系统控制的核心实现的SOPC。
关键字:
FPGA 图像预处理 系统
一、合理选择DSP器件 应根据系统要求来选择合适的DSP器件。在典型的DSP应用系统中,通常其核心是由一片或多片DSP构成数据处理模块,由于系统运算量大且速度要求高,因此DSP内部的部件开关状态转换十分频繁,这使得DSP器件的功耗在应用系统的功耗中占有相当的比例,所以设计人员在进行电路低功耗设计时要熟悉DSP及其相关产品的情况。DSP器件的功耗与该系统的电源电压有关,同一系列的产品,其供电电压也可能不同,如TMS320C2XX系列中供电电压就有5V和3.3V两种,在系统功耗是系统设计首要目标的情况下,应
关键字:
DSP
引言
随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗也大大降低了。本文介绍了基于TMS320VC5502和CPLD XC95144的低功耗多路数据处理系统。
模拟信号的输入经过50Hz陷波电路(滤除工频
关键字:
ADS7805 CPLD DSP 单片机 嵌入式系统 数据处理
数字扫描探针显微镜(scanning probe microscope,SPM)是研究纳米的重要工具,它利用探针和样品的不同互相作用来探测表面或界面在纳米尺度上表现出的物理性质和化学性质,它的问世对表面科学、物理学、微电子学、电子材料学、先进材料和纳米材料等研究领域技术重要的意义,与此同时,数字信号处理技术已经发展得相当成熟,DSP技术也已经广泛地应用于通信、测量、多媒体、消费电子产品等领域,由于把DSP和SPM结合在一起是SPM仪器发展的必然方向,它能使SPM性能更趋于完善,为此,本文介绍如何用TMS3
关键字:
DSP 单片机 嵌入式系统 数字扫描 显微镜
四十五.关于LF2407A的FLASH烧写问题的几点说明TI现在关于LF24x写入FLASH的工具最新为c2000flashprogsw_v112。可以支持LF2407、LF2407a、LF2401及相关的LF240x系列。建议使用此版本。在http://focus.ti.com/docs/tool/toolfolder.jhtml?PartNumber=C24XSOFTWARE上可以下载到这个工具。我们仿真器自带的光盘中也有此烧写程序。 在使用这个工具时注意: 一,先解压,再执行setup.exe。 二
关键字:
DSP
dsp+fpga介绍
您好,目前还没有人创建词条dsp+fpga!
欢迎您创建该词条,阐述对dsp+fpga的理解,并与今后在此搜索dsp+fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473