首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> cpld/fpga

cpld/fpga 文章 进入cpld/fpga技术社区

基于ARM和CPLD的可重构检测系统设计

  • 引言
    检测系统的可重构设计是检测技术的发展方向。可重构设计是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。对于检测系统而言,可重构可以分为软件可重构和硬件可重
  • 关键字: CPLD  ARM  可重构  检测系统设计    

用CPLD和Flash实现FPGA配置

  • 摘要:FPGA可以通过串行接口进行配置。本文对传统的配置方法进行了研究,并从更新配置文件的方法入手,提出了利用处理机通过网络更新的方法,给出了一个用CPLD和Flash对FPGA进行配置的应用实例。
    关键词:现场可编程
  • 关键字: Flash  CPLD  FPGA    

基于Multibus总线的隔离AD/DA模块设计

  • 摘要:AD/DA模块通过Multibus总线与主机通讯,通过AD接口采集数据,经过控制软件处理,输出模拟量驱动执行机构。本文简要介绍了AD/DA模块的设计原理和实现方法,并对一些关键技术进行介绍。
    关键词:AD/DA模块;
  • 关键字: AD/DA  采集数据  放大器  CPLD  

基于FPGA的扩频测距快速捕获仿真研究

  • 分析了扩频测距理论原理与优势,给出了一种基于FPGA的快速扩频测距模型。通过运用FFT IP Core计算收发序列间的互相关函数,可以实现快速捕获。仿真结果表明,该方法具有速度快、误差小、设计灵活、效率高的特点。
  • 关键字: FPGA  扩频  快速捕获  仿真研究    

基于FPGA的32位ALU软核设计

  • 介绍了一种基于可编程逻辑器件FPGA和硬件描述语言VHDL的32位ALU的设计方法。该ALU采取层次化设计方法,由控制模块、逻辑模块、加减法模块、乘法模块和除法模块组成,能实现32位有符号数和无符号数的加减乘除运算,另外还能实现9种逻辑运算、6种移位运算以及高低字节内容互换。该ALU在QuartuslI软件环境下进行了功能仿真,通过验证表明,所设计的ALU完全正确,可供直接调用。
  • 关键字: FPGA  ALU  软核    

基于FPGA控制的数字化语音存储与回放系统

  • 摘要:数字化语音存储与回放系统的作用是对语音进行录音和放音,并实现数字化控制。能够做到语音回放的方法有很多,本课题研究的是基于FPGA控制下的语音存储与回放系统。
    关键词:语音录放;数模转换;模数转换;FP
  • 关键字: FPGA  数字化  回放系统  语音存储    

FPGA基础入门(二)

基于CPLD设计的电器定时开关控制系统

利用CPLD来替代微控制器的6种方法

我学习FPGA的总结

verilog中阻塞赋值和非阻塞复制的理解

选择VHDL或者verilog HDL还是System Verilog?

系统级芯片设计语言和验证语言的发展

FPGA设计中关键问题的研究

让Verilog仿真状态机时可以显示状态名

共7021条 309/469 |‹ « 307 308 309 310 311 312 313 314 315 316 » ›|

cpld/fpga介绍

您好,目前还没有人创建词条cpld/fpga!
欢迎您创建该词条,阐述对cpld/fpga的理解,并与今后在此搜索cpld/fpga的朋友们分享。    创建词条

热门主题

树莓派    linux   
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473