Altera推出APEX 2系列器件
领先的可编程逻辑器件(PLD)供应商Altera 5月7日宣布推出APEX II系列器件。该系列器件是Altera公司针对可编程芯片上系统(SOPC)应用而开发的新一代高性能、高密度PLD,不仅继承了大为成功的APEX架构,而且融入了独特的I/O功能,可直接部署在高性能应用的数据通路中,实现高速通信系统。
本文引用地址:https://www.eepw.com.cn/article/2960.htmAPEX II系列器件不仅具有1Gbps True-LVDS特性,而且还结合了额外的624 Mbps Flexible-LVDS通道,可提供多达124条支持高性能差动I/O的输入和输出通道。
1Gbps True-LVDS和624Mbps Flexible-LVDS解决方案均支持常用的LVDS、LVPECL、 PCML(准电流模式逻辑)以及等同速率下的HyperTransport接口。
APEX系列器件采用TSMC最新的0.15mm全铜工艺制造。与采用铝内连工艺制造的器件相比,采用所有层铜互连技术的器件性能可提高30~40%之多。
此外,借助先进的0.15mm晶体管几何工艺,Altera可在一块芯片上集成超过8.9万个逻辑单元和1.5Mbits片上RAM。
APEX II器件的I/O结构在设计时充分考虑到了特殊应用和高速总线接口的需要, 特别是集成了尖端的POS-PHY L4、Utopia L4、Flexbus L4、RapidIO和Hyper Transport支持功能,因此,APEX II器件可与数据通路中的ASSP、包处理器、主处理器或其它器件接口。
APEX II系列器件的密度范围从16,640逻辑单元和超过400Kbits的片上RAM到89,200逻辑单元和超过1.5Mbits的片上RAM。
完全基于BGA封装技术,引脚间距有1.27mm和1mm两种。第一个器件EP2A15将于本季度发布样品,计划在2002年中期实现量产。Altera的第四代开发环境,即Quartus™ II开发软件,可向APEX II器件提供开发支援。■ (迎九)
评论