新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > FPGA设计中不建议使用的电路,你知道吗

FPGA设计中不建议使用的电路,你知道吗

作者:时间:2018-08-07来源:网络收藏

1、不建议组合逻辑时钟或门控时钟。组合逻辑和门控时钟很容易产生毛刺,用组合逻辑的输出作为时钟很容易使系统产生误动作。

本文引用地址:http://www.eepw.com.cn/article/201808/385637.htm

2、 不建议行波时钟。行波记数器虽然原理简单,设计方便,但级连时钟(行波时钟)最容易造成时钟偏差(△T),级数多了,很可能会影响其控制的触发器的建立/保持时间,使设计难度加大。转换的方法是采用同步记数器,同步计数器用原理图描述可能较难,但用HDL语言很简单就可以描述一个4位计数器。

3、尽量避免采用多个时钟,多触发器的使能端来解决。在可编程逻辑器件设计时,由于时钟建立应尽量避免采用多时钟网络,或者采用适当的措施减少时钟的个数,使用频率低的时钟尽量简化消除。

4、触发器的置/复位端尽量避免出现毛刺,及自我复位等,最好只用一个全局复位信号。

5、中尽量避免“死循环”,如RS触发器等。

6、禁止时钟在不同可编程器件中级连,尽量降低时钟到各个器件时钟偏差值。



关键词: FPGA设计 使用 电路

评论


相关推荐

技术专区

关闭