新闻中心

EEPW首页 > EDA/PCB > 设计应用 > 基于FPGA的宽带数字接收机变带宽数字下变频器设计

基于FPGA的宽带数字接收机变带宽数字下变频器设计

作者: 时间:2010-11-05 来源:网络 收藏

  将采样率100 MHz、40 MHz的八音信号输入VB-DDC系统。VB-DDC配置成宽带多相滤波器滤波,将硬件调试输出I_out_F、Q_out_F导入MATLAB进行频域分析如图9所示,其与图10的MATLAB理论仿真结果对比,可得设计满足要求。


  本文基于芯片Stratix II EP2S60F672C4设计了一个适用于的VB-DDC。该VB-DDC可根据处理信号要求,灵活选择下变频器结构为传统结构的窄带DDC或者基于多相滤波结构的宽带DDC,也可以联合使用两种结构。表1列出了本设计VB-DDC与Intersil公司、ADI公司的两种单通道DDC芯片产品的主要技术参数,其中HSP50214B为目前各种单通道DDC产品*能最强的型号。本设计的VB-DDC在最大数据输入率和最大处理这两项最重要的性能指标上占有很大优势。本设计的VB-DDC已经应用于系统。

表一.jpg


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭