新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > 应用于负电源的电平位移电路及器件设计

应用于负电源的电平位移电路及器件设计

作者: 时间:2011-08-22 来源:网络 收藏

f.JPG


通过以上分析,发现提高nLDMOS的开态击穿电压最有效的方法是缩短栅极场板和提高体区注入剂量。这二种方法的实质提高导通阻抗或降低电流能力。但是对于普通的nLDMOS,电流能力本身就比pLDMOS有优势。当到负中时,厚栅氧高栅源电压使得nLDMOS的电流能力更加突出,但是同时也导致了开态耐压的降低。所以提高nLDMOS开态击穿电压就必须降低其电流能力。如图6所示,在nLD-MOS正常工作时,源端的电压为-100V,此时饱和电流相差0.05mA/μm。

b.JPG


在缩短栅极场板到1μm,提高体区注入剂量到5e14 cm-2的情况下,在得到nLDMOS的阈值电压为24V,关态击穿电压215V,开态击穿电压140V,能够满足-100V电压的要求。

3 结束语
本文一种应用于8~-100V。通过在常规正的基础上改变低压控制方式来实现从0~8V低压逻辑输入到8~-100V高压驱动输出的转换。基于此电路结构了满足电路应用需求的高压。并对高压LDMOS进行了优化,尤其是高压nLDMOS的开态耐压。得到高压nLDMOS的关态击穿电压215V,开态击穿电压140V,阈值电压24V;高压pLDMOS的关态击穿电压200V,开态击穿电压160V,阈值电压-1V。

DIY机械键盘相关社区:机械键盘DIY



上一页 1 2 3 4 下一页

评论


技术专区

关闭