新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 具有抗混叠滤波器和184.32 MSPS采样速率的高性能65 MHZ带宽四通道中频接收机

具有抗混叠滤波器和184.32 MSPS采样速率的高性能65 MHZ带宽四通道中频接收机

作者: 时间:2012-04-26 来源:电子产品世界 收藏

  抗混叠是采用标准设计程序(本例中是Agilent ADS)设计的四阶巴特沃兹低通。选择巴特沃兹滤波器是因为它具有平坦响应。四阶滤波器产生1.03的交流噪声带宽比。其他滤波器设计程序可从Nuhertz Technologies 或Quite Universal Circuit Simulator (Qucs) Simulation 获得。

本文引用地址:https://www.eepw.com.cn/article/131809.htm

  为了实现最佳性能,ADL5565应载入至少200 Ω的净差分负载。20 Ω串联电阻将滤波器电容与放大器输出隔离开,当加入下游阻抗时可产生249 Ω的净负载阻抗。

  15 Ω电阻与输入串联,将内部开关瞬变与滤波器和放大器隔离开。110 Ω电阻与并联,用于降低的输入阻抗,使性能更具可预测性。

  AD6657A的差分输入阻抗与2.2 pF并联,约为2.4 kΩ。对于该类型的开关电容输入ADC,实部与虚部与输入频率成函数关系;详细分析请参见应用笔记AN-742。

  四阶巴特沃兹滤波器采用50 Ω的源阻抗、209 Ω的负载阻抗和190 MHz的3 dB带宽设计而成。滤波器的最终电路值如图1所示。从滤波器程序生成的值如图2所示。为滤波器无源元件选择的值是最接近程序生成值的标准值。ADC的内部2.2 pF电容用作滤波器设计的最终分流电容。

  从本设计可以看出,最佳性能的获得有时可以是迭代过程。滤波器程序设计值非常接近最终值,但由于存在一些板寄生电容,滤波器最终值略有不同。图3显示了滤波器的最终设计值。  


图2. 四阶差分巴特沃兹滤波器的滤波器程序初始设计,ZS = 50 Ω,ZL = 209 Ω,FC = 190  

图3. 四阶差分巴特沃兹滤波器的最终设计值,ZS = 50 Ω,ZL = 209 Ω,FC = 190 MHz

  表1总结了系统的测量性能,其中3 dB带宽为210 MHz。网络的总插入损耗约为2 dB。图4所示为最终滤波器电路的带宽响应,图5所示为SNR和SFDR性能。



关键词: 滤波器 ADC

评论


相关推荐

技术专区

关闭