首页  资讯  商机   下载  拆解   高校  招聘   杂志  会展  EETV  百科   问答  电路图  工程师手册   Datasheet  100例   活动中心  E周刊阅读   样片申请
EEPW首页 >> 主题列表 >> vhdl-cpld

vhdl-cpld 文章 进入vhdl-cpld技术社区

基于CPLD的FPGA快速配置电路的设计

  • 介绍了采用CPLD和Flash器件对FPGA实现快速并行配置,并给出了具体的硬件电路设计和关键模块的内部编程思路。
  • 关键字: FPGA配置  JTAG  CPLD  

基于FPGA的全数字交流伺服系统信号处理

  • 在交流伺服驱动系统概念的基础上,提出了基于ACTEL现场可编程逻辑器件APA300的光电编码器与光栅尺信号处理电路设计原理,该电路由4倍频细分、辨向电路、计数电路组成,信号处理模块通过VHDL语言实现。
  • 关键字: 交流伺服系统  VHDL  FPGA  光栅尺信号处理  

基于计算机总线的CPLD加密电路设计

  • 随着软件产品的广泛应用,对软件的知识产权保护也开始重要。软件产品通过系列号码加密,每一个软件均有唯一的产品系列号码。软件产品配置加密电路板后,软件产品和该产品软件加密板同时售出,用户在使用时一套软件要配备一块加密板,通过控制加密板,就可以保证软件产品安全。
  • 关键字: 知识产权保护  加密电路板  CPLD  

基于FPGA的全数字锁相环路的设计

  • 介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA予以实现。
  • 关键字: VHDL  数字锁相环  FPGA  

基于CPLD的电子秤逻辑接口设计

  • 借助EDA工具软件设计了一个逻辑控制部件,解决了CPU寻址空间不足、接口功能不全等问题。此基于CPLD的可重构硬件数字平台具有可移植性,使CPU对外接器件近似透明,在更换其他类型CPU后,仅做少量软件和硬件修改即可升级成为新系统。
  • 关键字: 逻辑控制  EDA  CPLD  电子秤  

SDRAM控制器的设计与VHDL实现

  • 介绍了SDRAM的存储体结构、主要控制时序和基本操作命令,并且结合实际系统,给出了一种用FPGA实现的通用SDRAM控制器的方案。
  • 关键字: VHDL  状态机  SDRAM  

数字变频的FPGA实现

  • 本文介绍了数字下变频的组成结构,并通过一个具体的实例,给出了FPGA实现的具体过程。
  • 关键字: 数字变频  VHDL  FPGA  

基于CPLD的16位高精度数字电压表设计

  • 传统的数字电压表多以单片机为控制核心,采用CPLD进行产品开发,可以灵活地进行模块配置,大大缩短了开发周期,也有利于数字电压表向小型化、集成化的方向发展。
  • 关键字: 电压表  控制核心  CPLD  

CPLD在高速数据采集系统中的应用

  • CPLD是复杂的PLD,专指那些集成规模大于1000门以上的可编程逻辑器件。它由与阵列、或阵列、输入缓冲电路、输出宏单元组成,具有门电路集成度高、可配置为多种输入输出形式、多时钟驱动、内含ROM或FLASH(部分支持在系统编程)、可加密、低电压、低功耗以及支持混合编程技术等突出特点。而且CPLD的逻辑单元功能强大,一般的逻辑在单元内均可实现,因而其互连关系简单,电路的延时就是单元本身和集总总线的延时(通常在数纳秒至十数纳秒),并且可以预测。所以CPLD比较适合于逻辑复杂、输入变量多但对触发器的需求量相对较
  • 关键字: 高速  数据采集  CPLD  

基于CPLD器件的单稳态脉冲展宽电路

  • 在数字电路设计中,当需要将一输入的窄脉冲信号展宽成具有一定宽度和精度的宽脉冲信号时,往往很快就想到利用54HC123或54HC4538等单稳态集成电路。这一方面是因为这种专用单稳态集成电路简单、方便;另一方面是因为对输出的宽脉冲信号的宽度、精度和温度稳定性的要求不是很高。当对输出的宽脉冲信号的宽度、精度和温度稳定性的要求较高时,采用常规的单稳态集成电路可能就比较困难了。众所周知,专用单稳态集成电路中的宽度定时元件R、C是随温度、湿度等因素变化而变化的,在对其进行温度补偿时,调试过程相当繁琐,而且,电路工作
  • 关键字: 单稳态  脉冲  CPLD  

基于AD7892SQ和CPLD的数据采集系统

  • 0 引 言  本系统以AD7892SQ和CPLD(复杂可编程逻辑器件)为核心设计了一个多路信号采集电路,包括模拟多路复用、集成放大、A/D转换,CPLD控制等。采用硬件描述语言V
  • 关键字: EDA  CPLD  FPGA  

分布式录波器高精度同步时钟信号的实现

  • 同步时钟信号是分布式录波器系统任务顺利完成的关键。介绍一种利用可编程CPLD器件实现性能优良的分布式同步信号源。通过高度集成,将IRIG-B(DC)解码器以及系统的各种同步逻辑电路集成在一个MAXII570芯片中,构成一个高精度同步系统,从而达到最佳同步效果。
  • 关键字: 分布式同步逻辑  IRIG-B  CPLD  

双通道逻辑控制高速实时数据采集系统的设计

  • 设计了一种全新构架的高性能数据采集系统。采用平衡式双通道对称结构,可对32路输入信号进行灵活控制。系统中采用了高速A/D转换器、大容量的FIFO SRAM、CPLD技术和PCI数据通信接口,实现了实时、高速的数据采集和处理。
  • 关键字: 高速实时数据采集  平衡式双通道  CPLD  

基于ARM和CPLD的高速数据采集系统设计(图)

  • 数据采集系统是通过采样电路将输入的模拟信号转换成离散信号,并送入CPU、MCU或DSP进行处理。现在流行的基于PCI总线设计的采集卡是数据采集系统的主流,其优点是可以利用PCI总线的研究成果快速的开发系统软件,整体运行速度快,能够实现实时采集实时处理。但在一些工业测控现场检测大型设备时,从现场到机房有一定的距离,模拟信号传到安装在PC内的PCI数据采集卡会有不同程度的衰减,且易受工业环境的干扰。而单纯用由微控制器(MCU)为核心的数据采集系统时,把数据采集器置于被监测的设备处,虽然可以避免模拟信号的衰减和
  • 关键字: 数据采集  ARM  μC/OS-II  CPLD  

在选用FPGA进行设计时如何降低功耗

  • 传统意义上,ASIC和CPLD是低功耗竞争中当仁不让的赢家。但是由于相对成本较高,且用户对高端性能和额外逻辑的要求也越来越多,在低功耗应用中使用CPLD正在失去优势。ASIC也面临相同的风险。而例如FPGA这样日益增长的可编程半导体器件正逐步成为备受青睐的解决方案。
  • 关键字: 低功耗  ASIC  CPLD  可编程半导体器件  
共994条 9/67 |‹ « 7 8 9 10 11 12 13 14 15 16 » ›|
关于我们 - 广告服务 - 企业会员服务 - 网站地图 - 联系我们 - 征稿 - 友情链接 - 手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
备案 京ICP备12027778号-2 北京市公安局备案:1101082052    京公网安备11010802012473