新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 采用双采样技术的高性能采样保持电路

采用双采样技术的高性能采样保持电路

——
作者:时间:2008-01-10来源:收藏

  1 引 言

  随着技术的发展,高速度高精度已成为流水线的设计目标,而采样/保持电路作为流水线结构的核心部分,他的性能决定了整个的性能。因此,设计一个高速高精度的采样保持电路就显得尤为重要。采样保持电路的精度要求一般受限于运放的有限增益和开关电路引起的误差。一方面,运放并非理想运放,他存在着增益误差;另一方面由于采样保持电路是一种开关电容电路的运用,他本身存在的开关电荷注入效应[1]和时钟溃通,以及开关导通电阻的非线性[2],都会影响采样保持电路的精度。对于电荷注入效应和时钟溃通,一般可以采用底极板采样技术[3],利用开关的导通时序,使电荷注入与输入信号无关,再通过全差分结构来消除。本文采用栅压自举电路,在减小电荷注入效应和时钟溃通的同时消除了开关导通电阻的非线性,减小了信号失真,提高了电路精度。而对于采样保持电路的速度,一般都要求设计具有高速的运算,但是当运放的设计达到一定瓶颈时,就需对采样保持电路做进一步的改进。本文采用了双采样的电路结构,即在同一个时钟周期内进行两次采样保持的建立,从而使采样频率在同等性能运算的条件成倍增加,减小了对运算的要求。

  2 双采样的采样保持电路结构

  CMOS采样保持电路通常有电荷转换结构和电容翻转结构。电荷转换结构电路包含两个电容,一个为采样电容Cs,一个为保持电容Cf。在采样相时钟下,采样电容上的电压跟随输入信号变化,在采样相结束,即采样时刻到来时,采样到的信号以电荷形式储存于采样电容Cs两端;在保持相下,Cs储存的电荷转移到Cf上,令Cf与Cs相等,则稳定时候运放输出电压即采集到电压;另一种结构即如图1所示的电容翻转采样保持结构,在采样时刻,电容C采集输入信号量,在保持时刻电容C与输出相接,输出电压为采样时刻电压,从而实现采样保持。

  这两种结构比较,电荷转换结构有较大的共模输入范围,但是在功耗与噪声方面,在同样采样频率下,电容翻转结构的功耗是电荷转换结构的一半,且电荷转换结构的噪声是电容翻转结构采样保持的2倍。因此这里选择了电容翻转结构。

  

图1所示的电容翻转采样保持结构,图2采用双采样技术的采样保持电路

  但是,这种采样保持结构在采样周期时,保持电路空闲,在保持周期时,采样电路空闲,一个时钟周期内电路只能对信号进行一次采集。若在此基础上增加一个采样电容,如图2所示,两个采样电容交替工作。在电容Cs1采样周期,输出端保持电容Cs2的采样信号;同样,在输出端保持电容Cs1的采样信号时,电容Cs2进行采样。两个电容轮流工作,使在一个时钟周期内,电路实现两次采样保持的建立过程。因此,在同样性能的运放条件下,采样频率提高到了原来的2倍[4]。

  两相时钟进行采样时,由于采样间隔不均匀,采样将会有一个间隔误差,设采样间隔误差为△T,则两个采样相的序列分别为:

  

两个采样相的序列
{{分页}}

  总输出频谱为:

  

总输出频谱

  由于采样间隔误差的存在,使采样信号将在n

电路相关文章:电路分析基础


电荷放大器相关文章:电荷放大器原理
电容相关文章:电容原理
电容传感器相关文章:电容传感器原理


评论


相关推荐

技术专区

关闭