新闻中心

EEPW首页 > 嵌入式系统 > 牛人业话 > 详解TINY6410硬件电路设计之二

详解TINY6410硬件电路设计之二

—— 解密SDRAM电路
作者:Machinnneee时间:2015-01-16来源:电子产品世界收藏

  书接上回, CPU,是嵌入式系统中最重要的三个组成部分。作为嵌入式系统的神经元,上回得到了充分的分析,不知道你还有印象没有。这次我们来分析下友善的的心脏--部分。之所以说其为嵌入式系统的心脏,是因为嵌入式系统在运行过程中,操作系统、应用程序等都在其中。如果没有该部分,嵌入式系统可以裸机运行,这样就失去了嵌入式系统的优势。

本文引用地址:http://www.eepw.com.cn/article/268241.htm

  S3C6410支持两个DRAM片选,可以分别最大接256MB的内存。片内 DRAM控制器是来自ARM的PrimeCell Dynamic Memory Controller(PL340)。因此要想真正搞明白,需要查看6410的数据手册和PL340的数据手册。

  首先来看下该板子SDRAM的数据手册K4X1G163PE:

  从中可以得到三个信息:大小64MB,16位和1.8V工作电压

  然后看该内存的关键管脚描述:

  从表中可以看出内存需要的一些管脚:时钟、时钟使能、行列地址和写使能、输入屏蔽位、快选择位、地址线、数据线、数据存储控制器和电源。知道这些后来看下K4X1G163PE和CPU6410的硬件连接如下:


  S3C 6410核心板SDRAM接口

电路相关文章:电路分析基础


晶振相关文章:晶振原理

上一页 1 2 下一页

关键词: TINY6410 SDRAM NANDFLASH

评论


相关推荐

技术专区

关闭