关 闭

新闻中心

EEPW首页 > 安全与国防 > 设计应用 > 逻辑电平转换技术的最新发展动态

逻辑电平转换技术的最新发展动态

作者:时间:2011-01-17来源:网络收藏

  74系列从问世的40多年以来,虽然一直受到来自可编程器件和系统级芯片的激烈竞争,但依然有一定的市场需求。它们通常能以高效和高性价比的方案来处理与显示的接口、在电路板或背板上传送信号、处理多信号位操作、信号屏蔽、启动芯片等类似问题。

  新一代已经出现,其特点是工作电压低,可以和其他的器件,例如采用领先65纳米和45纳米工艺的FPGA、存储卡以及微型控制器等,直接连接。内核电压可低至1.2V,而输入输出的电压一般为3.3伏、2.5伏或1.8伏。

  为了利用现有的元件种类和功能建立完整的系统,设计师需要使用能在不同电压下运行的,一般来说,使用只支持一个输入电压运行的器件来建造整个系统是不可能的。此外,成功的系统设计依赖于能够有效实现不同工作电压器件之间连接的方法。

  现在,逻辑器件的设计需要注意这些,因为器件必须能够对任何输入的信号做出正确的判断(是或非)。所以有必要保证不同类型和不同代的器件间的互用性,并且需要能够支持不同的电平,例如3.3伏和5伏之间的转换,或者更低的电压标准间的转换。

  处理高电压

  图1显示了对不同电源电压和器件技术的阈值。为了成功的连接两个器件,必须满足以下条件:驱动器的VOH必须比接收器的VIH高,驱动器的VOL必须比接收器的VIL低,驱动器的输出电压不能超过接收器能够承受的输入/输出电压。

  这些条件意味着一个拥有较高的输入/输出电压的器件可以驱动一个较的器件,只要较低电压的器件可以承受对其施加的最高电压值。

  单向

  允许超压的器件在输入的VCC没有钳位二极管,栅氧化层也较厚,使得器件可以接受比自身VCC更高的电压。然而,这些器件也有一些限制。如果输入信号上升或下降较慢,器件在较低电压标准的极限值会转换,从而扰乱输出信号。这可能会出现问题,比如对时钟负载周期产生微小变化。

  另一方面,较低电压输出无法驱动较高电压的输入。拥有漏极开路输出的器件可以通过使用外部的在较高或较低电压下驱动输入。图2展示了推挽电路如何驱动增加的一个漏极开路驱动器,输出的晶体管电源通过一个连接在驱动器件的VCC。这种结构适用于低到高或高到低的转换。

《电子系统设计》

  74LVC06A/74LCX06是一个低电压(3.3伏)16进制反向器/缓冲的例子,拥有允许过压的输入和漏极开路输出。这个器件可以在需要高到低或者低到高电压转换时驱动数据线。

  使用漏极开路器件转换电平的一个缺点是当输出的晶体管被启动时,在输出为低的条件下,持续的电流将通过流向地。这会带来相对较高的功率消耗。提高负载电阻值可以减小电流,但由于负载电阻和电容带来的综合效应,时间系数会较长。这会减慢信号边沿,对某些高速转换或总线应用不实际。

  总线开关/FET-开关转换器

  转换总线开关、或FET开关,是另一类可以在两种不同的逻辑电平间连接的器件。图3简单展示了一个启动信号如何被用来启动总线开关。它将A端口和B端口相连,并且提供追踪VCC的电压转换。74CBTD和CB3T逻辑器件系列包含不同配置的总线开关,例如双路或四路设置。CB3T系列完全支持混合模式信号工作,包括5伏和3.3伏或5伏/3.3伏与2.5伏,也可以在介于2.3伏和3.6伏之间的VCC下工作。CBTD系列允许5伏和3伏之间的

《电子系统设计》

  

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭