新闻中心

EEPW首页 > 电源与新能源 > 设计应用 > PLL时钟发生器XC25BS7简介

PLL时钟发生器XC25BS7简介

作者:时间:2012-07-28来源:网络收藏

系列是内置分频, 倍频电路, 在整个频率范围内保持低消耗电流, 具有超小型封装的IC。输入端分频比(M), 输出端分频比(N)的值均可以在1~256范围内通过激光微调方式自由选择。输出时钟(fQ0)的频率等于标准时钟输入频率乘以N/M的比值(即fQ0=fCLKin×N/M)。时钟输出的频率范围为:1MHz~100MHz。时钟输入频率的范围为:32kHz~36MHz。当CE端子输入低电平时,整个芯片停止工作,此时芯片的消耗电流会低于10uA。待机时输出为高阻抗。本产品提供部分客户定制品,有需要时请提供详细的规格要求(输入, 输出频率, 工作电压等)向本公司的各分公司咨询。即使在本产品的规定规格范围内,请注意有些临界范围的频率的设定可能是无法实现的。

  特点:


  电路框图:

负离子发生器相关文章:负离子发生器原理


评论


相关推荐

技术专区

关闭