新闻中心

EEPW首页 > 嵌入式系统 > 新品快递 > 莱迪思FPGA软件方案Propel支持RISC-V IP低功耗设计

莱迪思FPGA软件方案Propel支持RISC-V IP低功耗设计

作者:时间:2020-06-19来源:CTIMES收藏

低功耗大厂半导体(Lattice Semiconductor)近日推出全新软件解决方案Lattice ,提供扩充RISC-V IP及更多类型周边组件的IP函式库,并以「按建构逐步校正」(correct-by-construction)开发工具协助设计工作,进一步实现开发自动化。

本文引用地址:http://www.eepw.com.cn/article/202006/414449.htm

最新推出的Lattice 开发工具包含两大特色:IP整合工具Lattice Builder,以及软件开发工具Lattice Propel SDK。

Lattice Propel Builder透过提供更完备的GUI和命令行工具,让FPGA开发商能够轻松以拖移IP区块(block)方式进行处理器设计,该开发环境更能自动联机并产生代码,例如Verilog。

Lattice Propel SDK则具备软件套件建构、编译、分析和除错的应用程序,并以软件函式库与开发板级提供支持,让软件开发人员能在硬件就绪前进行软件设计,加速产品上市时程。

半导体亚太区现场技术支持总监蒲小双表示:「Lattice Propel是首个支持RISC-V的基于闪存和SRAM的FPGA平台,透过优化RISC-V核心,莱迪思推出的最新FPGA开发环境能协助进行更高效能与更小尺寸的处理器开发工作。」

他进一步表示,开源指令集架构RISC-V在嵌入式应用中广泛获得采用,Lattice Propel首款支持的组件MachXO3D也能开放设计软件指令集,以RISC-V架构进行设计能方便实现软件迁移,增加设计弹性。

目前Lattice Propel支持八个IP核心,包含一颗支持RISC-V RV32I,以及四颗可支持AMBA总线架构(Advanced Microcontroller Bus Architecture)的核心。



关键词: 莱迪思 FPGA Propel RISC-V

评论


相关推荐

技术专区

关闭