新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > CPLD芯片选型(三)

CPLD芯片选型(三)

作者:时间:2017-06-06来源:网络收藏

系列器件分-Ⅱ系列和 XPLA 3系列器件。19998月,收购了PhilipsCoolRunner生产线并开始提供XPLAeXtenden Programmable Logic Array,加强型可编程逻辑阵列)系列器件,如表1-8所示。

本文引用地址:http://www.eepw.com.cn/article/201706/349528.htm

1-8 XPLA系列器件基本特性

器件类型

宏单元

tPD/ns

系统时钟/MHz

I/O引脚数

加强型

XPLA

XCR3032A3V

XCR5032A5V

32

6.0

111

32PLCC44VQFP44

XCR3064A3V

XCR5064A5V

64

7.5

105

32PLCC44VQFP44)、

64BGA56VQFP100

XCR3128A3V

XCR5128A5V

128

7.5

95

80VQFP100)、96TQFP128

XPLA2

XCR3320A3V

320

7.5

100

112TQFP160)、192BGA256

XCR3960A3V

960

7.5

100

384BGA492

XPLA3

XCR3032XL

32

5

200

32VQFO44CSP48

XCR3064XL

64

6

167

32VQFP44)、

44CSP56)、64VQFP100

XCR3128XL

128

6

167

80VQFP100)、

104CSP144VQFP144

XCR3256XL

256

7.5

133

104TQFP144)、

160208PQFT280CSP

XCR3384XL

384

7.5

133

216CSP280

XPLA系列器件包括加强型器件、XPLA2器件和XPLA3器件,其显著特点是高速度和低功耗,特别适合应用于手持、移动等功耗要求较低的设备,如PDA、笔记本电脑、移动电话等。表1-8列出了XPLA系列器件的基本特性。

下面以XPLA器件为例,说明XPLA系列器件的主要特点。

1)高密度:器件含有34~382个宏单元。

2)高性能:器件所有信号都有相同的延时,与其路径无关。tPD最快可达4ns

3)低功耗:完整的CMOS结构,采用FZPFast Zero Power)技术,器件静态电流100μA,正常工作时也比其他公司的50%~67%

4)总线友好I/O:无须外接上拉电阻,3.3V工作电压,可接受5V I/O信号。

5)在系统可编程:所有器件具有在系统可编程特性,可达1万次编程/擦除次数。

6)多时钟:多时钟资源使设计更方便。

CoolRunnerTM-器件提供高运算速度,易于与XC9500/XL/XV系列CPLD联合使用。在单一CPLD里,消耗极低的功率可实现XPLA3TM系列多功能性。这一点意味着通过系统内可编程功能使得原来同一部分可被用作数据高速通信、计算系统以及使得便携式产品达到其领先技术水平。功率的低功耗和运算的高速度结合于同一器件中,使得运用更容易、花费更有效。已经获得Xilinx专利的FZPFast Zero PowerTM)结构提供固有的低功率性能,而不需要任何专门的设计措施。Clocking技术和其他的能量节省特性延伸了用户的功率预算。目前,ISE 4.1Ⅰ、WebFITTERISE Webpack均支持这一设计特性。表1-9给出了CoolRunner-CPLD系列器件的宏单元数和关键时间参数。表1-10则详细描述了CoolRunner-CPLD系列器件的高级特性。而表1-11CoolRun



关键词: Xilinx CoolRunner CPLD

评论


相关推荐

技术专区

关闭