新闻中心

EEPW首页 > 模拟技术 > 设计应用 > RF电路中LDO电源抑制比和噪声的选择

RF电路中LDO电源抑制比和噪声的选择

——
作者:哈尔滨圣邦微电子有限公司 任明岩时间:2006-12-10来源:电子产品世界收藏

摘要: 本文讨论了LDO的特点以及RF电路对LDO的抑制比和噪声的选择。

关键词: 低压差线性稳压器;抑制比;噪声

引言

便携产品设计需要系统级思维,在开发由电池供电的设备时,诸如手机、MP3、PDA、PMP、DSC等低功耗产品,如果电源系统设计不合理,将影响到整个系统的架构、产品的特性组合、元件的选择、软件的设计和功率分配。同样,在系统设计中,也要从节省电池能量的角度出发多加考虑。带有使能控制的低压差线性稳压器(LDO)是不错的选择。

射频电路的电源要求

大多数蜂窝电话基带芯片组射频电路需要三组电源:以满足数字电路、模拟电路和外设接口电路的需要。基带处理器的数字电路供电电压的典型值为1.8V至2.6V,一般情况下,Li离子电池电压降至3.2V-3.3V时电话将被关闭,LDO至少有500至600mV的压差,对压差要求不高。另外,数字电路本身对LDO的输出噪声和PSRR(电源抑制比)的要求也不高,只要求在轻载条件下具有极低的静态电流。
基带处理器内部模拟电路供电电压典型值是2.4V至3.0V,压差在200mV至600mV。要求LDO具有较高的低频(GSM电话为217Hz)纹波抑制能力,消除由RF功率放大器产生的电池电压纹波,同样需要较低的静态电流指标。

RF电路的接收和发送两部分的供电电压典型值为2.6V至3.0V,其中低噪声放大器(LNA)、混频器、锁相环(PLL)、压控振荡器(VCO)和中频(IF)电路需要低噪声、高PSRR的LDO。实际应用中,VCO、PLL电路的性能直接影响射频电路指标,如发射频谱的纯度、接收器的选择性、模拟收发器的噪声、数字电路的相位误差等。噪声会改变振荡器的相频和幅频特性,同时振荡器环路也会进一步放大噪声,可能对载波产生调制。

LDO的噪声和电源抑制比

LDO是一种微功耗的低压差线性稳压器,它具有极低的自有噪声和较高的电源抑制比。线性稳压器的框图如图1所示。

图1  线性稳压器框图

PSRR是反映输出和输入频率相同的条件下,LDO输出对输入纹波抑制能力的交流参数。它和噪声不同,噪声通常是指在10Hz至100kHz频率范围内的干扰。PSRR(dB)的表达式如下:
PSRR=20 log(△Vin/△Vout) (1)
图2为SGM2007在 CBP=0.01mF, ILOAD=50mA,COUT=1mF,f=10KHz时的输出和输入的电压变化曲线。
由式(1)求得PSRR=20 log(△Vin/△Vout)=60(dB),当输入变化1V时,输出变化1mV,可见LDO纹波抑制能力还是很强的。

图2 线性稳压器输入和输出变化

LDO的输出噪声受其内部设计和外部旁路、补偿电路的影响。图1所示,导致LDO输出噪声的主要来源是基准源,由基准产生的噪声在输出端被放大。输出噪声Vn的表达式如下:
Vn=(R1+R2)/R2

电流传感器相关文章:电流传感器原理
混频器相关文章:混频器原理
锁相环相关文章:锁相环原理


评论


相关推荐

技术专区

关闭