新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 基于TMS320C6713和MAX1420的高速数据采集系统设计

基于TMS320C6713和MAX1420的高速数据采集系统设计

作者:时间:2009-12-11来源:网络收藏

1 引言
是通信与信息技术领域中重要的功能模块,应用广泛。而传统的大多以单片机或中规模数字电路为核心,其模数转换器(A/D转换器)采样速率较低。显然传统不能完全满足、高精度及具有数字信号处理功能要求,因此,这里提出一种和A/D转换器和数据采集系统。该系统采用控制实现数据采集,完成必要的数据通信与数据存储功能。其中,数据通信是将系统所采集的数据经通信接口传给上位机;而数据存储是系统存储必要数据,防止由于系统掉电而丢失数据。另外,除完成系统控制外,还可通过编程设置实现对采集数据进行实时数字信号处理。从而实现多种信号采集的开放式系统

本文引用地址:http://www.eepw.com.cn/article/152248.htm


2 系统硬件
2.1 系统整体结构
该高速数据采集系统选用TI公司的型DSP作为核心控制器,内核采用超长指令字(VLIW)体系结构,8个功能单元共用32个32位通用寄存器.最多可在一个周期内同时执行8条32位指令,提高程序执行速度;具有32位外部存储器接口(EMIF),寻址空间可达52 MB;可与SDRAM、SBRAM实现无缝连接,用于大容量高速存储:直接异步存储接口可与SRAM、EPROM连接,用于小容量数据存储和程序存储:具有16个独立的EDMA传输通道。在CPU不干预的情况下,支持多路数据的独立快速传输;具有两个支持全双工通信的多通道缓冲串口McBSP。
另外,便于扩展存储器和I/O接口。其总线在片内不易受干扰,且应用体积小,容易采取屏蔽措施,故可工作在电磁干扰较强的环境下,可靠性高。TMS320C6713采用增强型哈佛结构,可以完成并行指令操作。片上还集成有40位算术逻辑单元ALU,2个17位×17位硬件乘法器等功能部件。
以TMS320C6713为核心的数据采集系统的整体结构如图1所示。该系统内部数据总线为32位,连接A/D转换器、DSP、通信接口以及数据Flash的数据线。DSP的地址总线经CPLD泽码,实现对A/D转换器、通信接口、数据Flash等器件的片选信号。DSP控制外围器件时,需复用控制总线,因此也需对CPLD进行译码。

2.2 A/D转换器模块设计
A/D转换器模块选用。MAX1420是ADI公司推出的12位A/D转换器,其最高转换速率是60 Ms/s,电源电压是3.3 V,允许输入信号范围是-1.024~+1.024 V,最大功耗218 mW。系统由DSP向MAX1420发送指令,控制A/D转换时序。MAX1420的数据线与系统总线相连。MAX1420的地址线与控制线由DSP发出指令并经CPLD译码,实现该器件的片选(CS)控制;MAX1420工作时CS保持低电平。MAX1420的工作状态BUSY传送给DSP的INT端,请求DSP中断,DSP按照时序要求控制MAX1420,完成A/D转换。A/D转换器硬件电路如图2所示。

另外,系统若要实现时分采集多路数据,为简化系统设计,只需在MAX1420前端加载多路模拟开关。使用AD7503就可实现8路模拟开关,从而实现多路数据采集。
2.3 通信接口模块设计
本系统的通信接口有标准RS232和USB2.0两种接口。由于TMS320C6713片上有标准同步串行接口,若与外部同步串行通信,只需采用MAX3232完成TTL电平与EIA电平的转换。若采用异步串行接口.则可采用TL16C550实现该功能。这里采用FT245BM器件完成USB2.0接口,该器件主要功能是进行USB与并行I/O口之间的协议转换。一方面可从主机通过USB接口接收数据,并将其转换为并行I/O口的数据流格式发送给外设;另一方面外设可通过并行I/O接口将数据转换为USB的数据格式传输至主机。中间的并行I/O接口与USB的协议转换全部南该器件自动完成。与PC机通信时上位机软件只需采用VB或VC结合控制时序即可实现。
FT245BM内部主要由USB收发器、串行接口引擎(SIE)、USB协议引擎和先进先出(FIFO)控制器等构成。USB收发器提供USB2.0的全速物理接口到USB总线,支持UHCI/OHCI主控制器;串行接口引擎实现USB数据的串/并双向转换,并遵循USB规范完成USB数据流的位填充/位反填充,以及循环冗余校验码(CRC5/CRC16)的产生和检错;USB协议引擎管理来自USB设备控制端口的数据流;FIFO控制器处理外部接口和收发缓冲区间的数据转换。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭