新闻中心

EEPW首页 > 模拟技术 > 设计应用 > 克服放大器电气过应力问题(上)

克服放大器电气过应力问题(上)

—— Overcoming Amplifier Electrical Overstress Problems
作者:Thomas Kuehl 德州仪器(TI) 高性能模拟线性产品部 高级应用工程师 Bonnie Baker 德州仪器(TI) 高级应用工程师时间:2010-04-19来源:电子产品世界收藏

  对于,用户普遍反映的问题是:“放大器电压输入能否高于电源轨?”一个系统有多个电源时便可能会出现此类问题。如果在不同时间开启这些电源,则系统器件的一个或多个引脚容易处于过压状态。这会使器件出现 ()问题。如果在不同电源供电时一个来自于“外部世界”或系统独立部分的信号出现在的输入或输出端,就会出现另一种过应力情况。

本文引用地址:http://www.eepw.com.cn/article/108100.htm

  当我们考虑出现问题的放大器时,可能会想到静电放电()。使放大器引脚面临短时、高压、放电问题。第二种(通常会被人们忽略)过应力条件是 。EOS使放大器面临相对于较低的过压和电流,但持续时间更长。看完本文后,您就会对潜在放大器 EOS 状态有所了解,并知道解决这一问题的方法。利用这种方法,您就能够设计防止损坏、稳健的集成电路外部系统。

  破坏性的静电放电事件

  的一个明显起因是ESD。当两个物体(body)极为接近,且处于不同静电位下(几百伏或数千伏)时,便存在发生ESD的可能性。若两个物体之间出现传导路径,则会发生静电荷转移。电荷中和以后,便不再放电。

  芯片处于电路断开(out-of-circuit) 环境下可能会发生ESD。一般而言,我们发现错误地操作IC芯片会导致ESD发生,从而带来一定的破坏性。ESD发生在若干分之一秒时间内(通常不到 250ns)。若电流路径中几乎没有电阻的话,则大约数安培的电流将会流入芯片电路。

  数十年前,半导体电路常常遭受ESD带来的破坏,最终会导致整个电路故障,甚至带来危害更大的参数降级。然而,一旦ESD的特性为人们了解之后,半导体厂商就开始在新的IC设计中实施保护电路。这些片上保护电路极大地降低了 ESD 对IC芯片产生破坏的可能性。

  片上ESD保护电路的主要功能是防止PCB(印制电路板)装配之前和PCB装配操作带来的ESD相关破坏。此类操作期间,低阻抗接地路径可起到放电路径的作用,以对IC或周围表面所带的电荷进行放电。

  IC安装到PCB电路板上后,情况便不一样了。一旦安装完成,在IC芯片和另一个板上组件之间便形成了连接。这就大大降低了低阻抗ESD路径存在的可能性。完成此安装以后,您极有可能不会碰到干预内部ESD IC电路的ESD情况。这的确不错!

  但是,还有另一种可能性。工作电路的一些状况可能会使IC芯片受EOS的影响。在 EOS状态下,可能会无意中激活ESD电路。EOS的时滞可能会比ESD 的时间要长得多。EOS期间电流传导的强度和持续时间可能足以在芯片中产生具有危险水平的热量。在这种极端条件下,芯片会被迅速破坏而且不可避免,最终损坏电路。

  电气过应力现象

  不知不觉地,我们可能正依赖器件的内部ESD电路在EOS期间提供保护,尽管并非有意让电路支持这一用途。您可能会发现,在施加电力以前您便拥有了一个可以完美运行的IC(请参见图1),然而在施加电力和输入信号以后该IC突然就被破坏了。EOS可能会非常剧烈,以至于IC过热,从而熔化裸片和封装材料。图 2 为此类破坏的一个例子。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭