介绍了HDLC协议控制器的IP核方案及实现方法,分别对发送和接收模块进行了分析,给出了仿真波形图。该设计采用Verilog HDL语言进行描述,用ModelSim SE 6.0进行了功能仿真。
关键字:
IP核 Verilog HDLC协议控制器
Verilog HDL是硬件描述语言的一种,用于数字电子系统设计。它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。它是目前应用最广泛的一种硬件描述语言之一。Verilog HDL是在1983年由GDA公司的Phil Moorby首创的。
关键字:
VerilogHDL VHDL Verilog-XL 华清远见
本节通过Verilog HDL语言编写一个具有“百分秒、秒、分”计时功能的数字跑表,可以实现一个小时以内精确至百分之一秒的计时。
关键字:
计数器 数字跑表 Verilog
文章简要介绍了从光电容积脉搏波中提取出的特征值有助于在医学领域中分析人体的病理特征。为了检测脉搏波的血流参数,整个系统采用Altera公司cyclone系列的FPGA开发平台,运用硬件语言Verilog HDL编程设计了波形参数的检测模块,通过设计IP核进行数据处理并实现了脉搏波的实时检测。使用了QuartusⅡ、Icarus verilog和GTKwave软件进行综合仿真,并通过FPGA原型验证。创新点在于采用FPGA通过硬件的方式提高了实时检测的速度,降低了开发成本,增强了可携带性。
关键字:
病理特征 Verilog 原型验证
简述了I2C总线的特点;介绍了开发FPGA时I2C总线模块的设计思路;给出并解释了用Verilog HDL实现部分I2C总线功能的程序,以及I2C总线主从模式下的仿真时序图。
关键字:
Verilog I2C 仿真时序
SMBus是一种高效的同步串行总线。通过分析SMBus总线协议,提出了一种运行于基于PCI-Express技术的桥接芯片上的SMBus控制器的设计方案,并且用Verilog语言描述,最后在Altera公司的FPGA上得以实现。通过仿真测试,证明该方法是稳定有效的。
关键字:
SMBus总线 Verilog 有限状态机
LCD显示屏的应用越来越广,数量越来越多。LCD显示屏应用广泛,无处不在。如家庭各种电器设备。更常见是用于各种公共场合如体育馆、广场等商业用途。给我们传递一种更为直观、生动的信息。从此我们的生活发生了巨大改变。巨大的应用巨大的市场带来了巨大的商机。基于FPGA的LCD显示的3D影像是为了LCD显示屏的信息量更多,满足人需求。
关键字:
IP核 3D图像处理器 FPGA LCD Verilog
一、 功能描述 脉冲宽度调制(pulse width modelation)简称PWM,利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应用在从测量、通信到功率控制与变换的许多领域中脉冲宽度调制是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应用在从测量、通信到功率控制与变换的许多领域中。 在本章的应用中可以认为PWM就是一种方波。如图所示:
PWM波形图 上图是一个周期为10ms,高电平为
关键字:
PWM verilog
由于Verilog HDL和 VHDL 行为描述用于综合的历史还只有短短的几年,可综合风格的Verilog HDL 和VHDL的语法只是它们各自语言的一个子集。又由于HDL的可综合性研究近年来非常活跃,可综合子集的国际标准目前尚未最后形
关键字:
Verilog HDL 进阶 代码
task和function说明语句的区别task和function说明语句分别用来定义任务和函数。利用任务和函数可以把一个很大的程序模块分解成许多较小的任务和函数便于理解和调试。输入、输出和总线信号的值可以传入或传出任务和函
关键字:
function Verilog task HDL
上周我跟我同事说,“ 两种语言阻碍了嵌入式系统开发人员和软件工程师借助Zynq SOCs来提升系统性能。”那就是“Verilog” 和 “VHDL”正如期待那样,这已经得到了解决—因为SD
关键字:
Verilog VHDL SDSoC
高速长线阵CCD(电荷耦合器)具有低功耗,小体积,高精度等优势,广泛应用于航天退扫系统中的图像数据采集。而CCD驱动电路设计是CCD正常工作的关键问题之一,CCD驱动信号时序是一组相位要求严格的脉冲信号,只有时序信
关键字:
CCD 线阵 FPGA verilog HDL
摘要:空间矢量脉宽调制算法是电压型逆变器控制方面的研究热点,广泛应用于三相电力系统中。基于硬件的FPGA/CPLD芯片能满足该算法对处理速度、实时性、可靠性较高的要求,本文利用Verilog HDL实现空间矢量脉宽调制算
关键字:
同步电动机 电压型逆变器 Verilog HDL
为了得到比传统片上网络的网络资源接口(NI)更高的数据传输效率和更加稳定的数据传输效果,提出了一种新的高效网络接口的设计方法,并采用Verilog HDL语言对相关模块进行编程,实现了高效传输功能,同时又满足核内路由的设计要求。最终通过仿真软件Xilinx ISE Design Suite 12.3和ModelSim SE 6.2b得到了满足设计要求的仿真结果。
关键字:
片上网络 网络资源接口 核内路由 Verilog HDL
verilog-a介绍
您好,目前还没有人创建词条verilog-a!
欢迎您创建该词条,阐述对verilog-a的理解,并与今后在此搜索verilog-a的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473