ISE设计套件11的全功能版本将作为Virtex-6 FPGA套件的一部分推出,器件支持仅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE设计套件11 WebPACK软件。ISE设计套件作为独立产品另外提供,可提供全面的器件支持,逻辑版本的起价为2995美元。客户可从赛灵思网站免费下载 ISE设计套件11的全功能30天评估版本。
关键字:
目标设计平台 Virtex-6 FPGA 系统开发
在FPGA领域,随着全球市场“消费化”趋势的日益明显,人们对于低功率、小占位面积FPGA的需求不断增加。此外,环保节能理念日渐深入人心,也使得更多的企业开始使用低功率组件,从而降低系统的能耗。产品上市时间的缩短、效率和可靠性的提高、开发成本的降低以及对设计灵活性的高要求,使得FPGA有了愈来愈广阔的发展空间,也变得愈加重要。
关键字:
快闪 Actel FPGA
作为一个负责FPGA企业市场营销团队工作的人,我不得不说,由于在工艺技术方面的显著成就以及硅芯片设计领域的独创性,FPGA正不断实现其支持片上系统设计的承诺。随着每一代新产品的推出,FPGA在系统中具有越来来越多的功能,可作为协处理器、DSP 引擎以及通信平台等,在某些应用领域甚至还可用作完整的片上系统。
关键字:
设计工具 DSP FPGA ASSP
通过FPGA来构建一个低成本、高性能、开放架构的数据平面引擎可以为网络安全设备提供性能提高的动力。随着互联网技术的飞速发展,性能成为制约网络处理的一大瓶颈问题。FPGA作为一种高速可编程器件,为网络安全流量处理提供了一条低成本、高性能的解决之道。
关键字:
高性能 网络安全 FPGA 处理平台
赛灵思公司在正式发布新一代旗舰产品高性能Virtex-6和低成本Spartan-6 FPGA时,首次提出了“目标设计平台”的新概念。赛灵思目标设计平台包含五个关键部分:Virtex-6和Spartan-6 FPGA器件、支持和集成业界成熟设计方法的设计环境、采用业界标准FPGA多层连接器的可扩展板和套件、提供接口的IP内核和强大的参考设计。
关键字:
目标设计平台 系统开发 FPGA Virtex-6 Spartan-6
SOPC一词主要是源自Altera, 其涵义是因为目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上价格下跌的推波助澜之下, 以往ASIC产品才能具有的 SoC观念, 也能移植到CPLD/FPGA上, 并且因为CPLD/FPGA的可编程(Programmable)能力, 使得CPLD/FPGA不仅能实现一个高复难度的系统, 而且还能快速改变系统的特性. 类似的观念也鉴于Xilinx的Platform FPGA.
关键字:
SOPC CPLD FPGA
绍了一种利用工具软件MATLAB强大的数学功能来增强ALTERA公司的可编程逻辑器件设计软件MAX+PLUSII的仿真功能、提高设计品质的方法,有较强的针对性。
关键字:
matlab 仿真 FPGA
为抑制电磁噪声对悬浮控制系统的影响,介绍了一种通过避开噪声持续时间进行A/D采样的方法,详细讨论了该方法的原理与实现。实践表明,它能有效地防止噪声引入控制系统,提高系统的性能
关键字:
悬浮控制 降噪 A/D采样 FPGA
基于FPGA设计的驱动电路是可再编程的,与传统的方法相比,其优点是集成度高、速度快、可靠性好。若要改变驱动电路的时序,增减某些功能,仅需要对器件重新编程即可,在不改变任何硬件的情况下,即可实现驱动电路的更新换代。通过对TCDl50lD输出图像信号特征的简要分析,分别阐述了内、外2种除噪方法,并给出了相应的时序,再利用Quartus II 7.2软件平台对TCDl501D CCD驱动时序及AD9826的采样时序进行了设计及结果仿真,使CCD的驱动变得简单且易于处理,这是传统逻辑电路无法比拟的,对其他CCD时
关键字:
CCD驱动时序 模拟信号处理 FPGA
本文只谈及了一些基本的概念。这里所涉及的任何一个主题都可以用整本书的篇幅来讨论。关键是要在为PCB版图设计投入大量时间和精力之前搞清楚目标是什么。一旦完成了版图设计,重新设计就会耗费大量的时间和金钱,即便是对走线的宽度作略微的调整。不能依赖PCB版图工程师做出能够满足实际需求的设计来。原理图设计师要一直提供指导,作出精明的选择,并为解决方案的成功负起责任。
关键字:
PCB 电容 SERDES FPGA
你接到要求用FPGA实现FIR滤波器的任务时,也许会想起在学校里所学的FIR基础知识,但是下一步该做什么呢?哪些参数是重要的?做这个设计的最佳方法是什么?还有这个设计应该怎样在FPGA中实现?现在有大量的低成本IP核和工具来帮助你进行设计,因为FIR是用FPGA实现的最普通的功能。
关键字:
FIR滤波器 DSP LUT FPGA
赛灵思公司开发了一种规则驱动的方法。首先根据PCB和FPGA设计要求定义一套初始引脚布局,这样利用与最终版本非常接近的引脚布局设计小组就可以尽可能早地开始各自的设计流程。 如果在设计流程的后期由于PCB布线或内部FPGA性能问题而需要进行调整,在采用这一方法晨这些问题通常也已经局部化了,只需要在PCB或FPGA设计中进行很小的设计修改。
关键字:
PCB IO引脚分配 FPGA
在FPGA开发的各个阶段,市场为我们提供了很多优秀的EDA工具。面对眼花缭乱的EDA工具,如何充分利用各种工具的特点,并规划好各种工具的协同使用,对FPGA开发极其重要。本文将通过开发实例“带顺序选择和奇偶检验的串并数据转换接口”来介绍基于多种EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA协同设计。
关键字:
FPGA;EDA;协同设计
时序问题的恼人之处在于没有哪种方法能够解决所有类型的问题。由于客户对于和现场应用工程师共享源代码通常非常敏感,因此我们通常都是通过将工具的潜力发挥到极致来帮助客户解决其时序问题。当然好消息就是通过这种方法以及优化RTL代码,可以解决大多数时序问题。
关键字:
时序问题 FPGA
rf-fpga介绍
您好,目前还没有人创建词条rf-fpga!
欢迎您创建该词条,阐述对rf-fpga的理解,并与今后在此搜索rf-fpga的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473