- 主要针对目前视频图像处理发展的现状,结合FPGA技术,设计了一个基于FPGA的实时视频图像采集与显示系统。系统采用FPGA作为主控芯片,搭栽专用的编码解码芯片进行图像的采集与显示,主要包括解码芯片的初始化、编码芯片的初始化、FPGA图像采集、PLL设置等几个功能模块。采用FPGA的标准设计流程及一些常用技巧来对整个系统进行编程。重点在于利用FPFA开发平台对普通相机输出的图像进行采集与显示,最终能在连接的RCA端口显示屏显示。
- 关键字:
显示系统 设计 实现 采集 图像 FPGA 实时 视频 基于
- 在此设计的低成本手持式示波器是以ADC128S022模/数转换芯片为数据采集前端;使用FPGA片内双口内建RAM进行数据存储、有限状态机实现示波器的触发控制和显示驱动;最后再用LCD12864液晶模块完成终端的低成本图形显示。在DE0-Nano FPGA(Altera Cyclone IV)开发板上的测试结果表明,所设计的手持式示波器可以实现模拟信号任意电平上升沿或下降沿的触发测量;垂直灵敏度和扫描速度调节、波形参数的直接读出等功能。
- 关键字:
设计 示波器 手持 FPGA 基于
- 为了飞行试验中机载测试设备或仪器外场排故的需要,利用FPGA和USB接口技术成功设计了可模拟当前各种飞机RS 232/422总线信号的高速便携式模拟器。该信号模拟器能产生24种标准或者非标准波特率的RS 232/422信号,拥有USB接口、键盘和LED显示屏等功能,具有设置简便,使用灵活,可靠性高以及耗电量低等特点。
- 关键字:
模拟器 设计 信号 RS 便携式 高速
- 随着软件无线电在中频领域的广泛应用,采用数字信号处理技术设计了基于FPGA全数字中频跟踪接收机并应用于遥感卫星天线接收系统中。给出了详细的理论说明和体统组成。该接收机结构简单,成本低,调试方便。在测试和实际应用中,该跟踪接收机输入信号的动态范围大,AGC和误差电压精度等指标较模拟接收机都有显著的提高。
- 关键字:
实现 设计 接收机 跟踪 数字
- 文中提出了一种基于FPGA的八通道超声探伤系统设计方案。该系统利用低功耗可变增益运放和八通道ADC构成高集成度的前端放大和数据采集模块;采用FPGA和ARM作为数字信号处理的核心和人机交互的通道。为了满足探伤系统实时、高速的要求,我们采用了硬件报警,缺陷回波峰值包络存储等关键技术。此外,该系统在小型化和数字化方面有显著提高,为便携式多通道超声检测系统设计奠定基础。
- 关键字:
系统 设计 探伤 超声 FPGA 通道 基于
- Analog Devices, Inc. (NASDAQ:ADI),全球领先的高性能信号处理解决方案供应商,最近发布了一款时钟缓冲器和分频器 ...
- 关键字:
时钟缓冲器 分频器 IC AD9508
- 数字供电和常见的模拟供电不同,前者采用了数字PWM,体积更小的整合了数字MOSFET和DRIVER的芯片,以及体积更小的 ...
- 关键字:
PWM IC 数字供电
- 在LED照明领域,为体现出LED灯节能和长寿命的特点,正确选择LED驱动IC至关重要。没有好的驱动IC的匹配,LED照...
- 关键字:
LED 驱动 IC
- 医疗设备系统设计人员面对诸多问题,系统问题包括减小体积、增加功能性和延长可植入人体设备电池的寿命,同时通 ...
- 关键字:
设计 高性能 医疗产品
- 近几年来各类型LED路灯产品的开发在两岸三地蓬勃发展,尤其在2008年台湾与大陆皆规划了也许多的LED示范道路的...
- 关键字:
LED LED路灯 设计
- 从电源ic方案来看客户的基本需求,可以了解到,需求点会集中在对灯具系统进行保护,工作更安全,寿命更长方面。包括...
- 关键字:
电源 灯珠 ic
- OLED 屏幕分为被动矩阵 (PMOLED) 及主动矩阵 (AMOLED) 两种类型。PMOLED显示器的成本较低,也较易于生产制造。然 ...
- 关键字:
AMOLED 显示器 电源 IC
- 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)日前宣布,台积电与Cadence合作开发出了3D-IC参考流程,该流程带有创新的真正3D堆叠。该流程通过基于Wide I/O接口的3D堆叠,在逻辑搭载存储器设计上进行了验证 ,可实现多块模的整合。
- 关键字:
Cadence 台积 3D-IC
- Mentor Graphics 公司(纳斯达克代码:MENT)日前宣布其解决方案已由台积电使用真正3D堆叠测试方法进行了验证,可用于台积电3D-IC参考流程。该流程将对硅中介层产品的支持扩展到也支持基于TSV的、堆叠的die设计。
- 关键字:
Mentor 3D-IC
- ? 新参考流程增强了CoWoSTM (chip-on-wafer-on-substrate)芯片设计
? 使用带3D堆叠的逻辑搭载存储器进行过流程验证
全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,台积电与Cadence合作开发出了3D-IC参考流程,该流程带有创新的真正3D堆叠。该流程通过基于Wide I/O接口的3D堆叠,在逻辑搭载存储器设计上进行了验证 ,可实现多块模的整合。它将台积电的3D堆叠技术和Cadence?3D-IC解决方案相结合,包
- 关键字:
Cadence 3D-IC
ic 设计介绍
您好,目前还没有人创建词条ic 设计!
欢迎您创建该词条,阐述对ic 设计的理解,并与今后在此搜索ic 设计的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司

京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473