“ESL 综合”需要更明确的定义 Synplicity营销高级副总裁Andrew Haines 过去几年来,对于电子系统层级 (ESL) 综合技术既有正面报道,也有负面报道。近期,一篇题为“ESL 的含义引发混淆与争论”的文章使人们认识到这样一个问题:“ESL 综合”到底有没有一种明确的定义,能让我们确信 ESL 综合是一种可行的设计技术,或者用于评估某款所谓的 ESL 综合工具是
关键字:
07展望 设计软件 EDA IC设计
摘要:介绍一种以Winbond公司的W78E58单片机为控制核心,并采用FPGA和大容量FIFO等器件构成的眼科B型超声诊断仪。阐述了眼科超声诊断仪的基本原理,使用FIFO作为数据共享RAM实现采样和显示相对独立的模块化设计方案以及FPGA在该设计中的具体应用。
20世纪50年代初超声探测开始应用于医学领域至今,超声诊断技术已有了长足的进展。超声诊断仪更是形式多样,型号繁多。
超声诊断仪通常按三种方法分类,它们是:①按图像信息的获取方法分类,由此可分为反射法超 声诊断仪、多普勒法超声诊断仪和透射法超
关键字:
FPGA 医疗电子专题
(1、武汉科技学院 河北 武汉 430073;2、华中科技大学 同济医学院河北 武汉 430000)
1 引言心电检测仪是医学界运用广泛的一种心电监测设备,他主要由12导联心电传感器和心电信号处理设备两部分组成,目前运用广泛的数字式心电检测仪大都是由DSP处理器外加一个单片机(MCU),通过编写复杂的并行通讯协议来完成的,这种结构虽然有较高的精度,但硬件设计复杂,软件编写烦琐,相应的开发周期长,研制成本高。本设计采用Altera公司先进的SOPC(可编程片上系统)解决方案--以32位Nios I
关键字:
FPGA II Nios 医疗电子专题
心率计是常用的医学检查设备,实时准确的心率测量在病人监控、临床治疗及体育竞赛等方面都有着广泛的应用。心率测量包括瞬时心率测量和平均心率测量。瞬时心率不仅能够反映心率的快慢。同时能反映心率是否匀齐;平均心率虽只能反映心率的快慢,但记录方便,因此这两个参数在测量时都是必要的。
测量心率有模拟和数字两种方法。模拟方法是在给定的时间间隔内计算R波(或脉搏波)的脉冲个数,然后将脉冲计数乘以一个适当的常数测量心率的。这种方法的缺点是测量误差较大、元件参数调试困难、可靠性差。数字方法是先测量相邻R波之间的时间,
关键字:
FPGA 医疗电子专题 医疗保健类
引言
基于头盔显示器对便携性的要求,要实现微型化和低功耗,将彩色时序控制器设计为单片的asic是较好的解决方案。本文正是针对应用lcos(liquid
crystal on silicon)微型显示器的hmd,进行其中彩色时序控制器的asic设计。
彩色时序原理
彩色时序方法的原理是:首先把每场图像中的红绿蓝信息分离出来,然后在每一场的时间内分3个子场分别把红绿蓝图像写入显示屏,在每个子场的扫描过程结束以及液晶反应之后依次点亮红绿蓝3色光源,从而在一场的时间内依次显示红绿
关键字:
EDA IC设计
在现代电子系统设计中,由于可编程逻辑器件的卓越性能、灵活方便的可升级特性,而得到了广泛的应用。由于大规模高密度可编程逻辑器件多采用SRAM工艺,要求每次上电,对FPGA器件进行重配置,这就使得可以通过监视配置的位数据流,进行克隆设计。因此,在关键、核心设备中,必须采用加密技术保护设计者的知识产权。
1 基于SRAM工艺FPGA的保密性问题
通常,采用SRAM工艺的FPGA芯片的的配置方法主要有三种:由计算机通过下载电缆配置、用专用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存储器
关键字:
FPGA SRAM 单片机 加密 嵌入式系统 存储器
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 灵思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
关键字:
FPGA v1.1标准测试 单片机 嵌入式系统 赛灵思VIRTEX-5
赛灵思公司(Xilinx, Inc.)推出业界应用最广泛的集成软件环境(ISE)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex-
关键字:
FPGA ISE 单片机 嵌入式系统 赛灵思
伴随着Internet的迅速发展,IP已经成为综合业务通信的首选协议,其承载的信息量也在成倍增长,如何利用现有的电信资源组建宽带IP网络是近年来研究的热点。目前,比较成熟的技术主要有IP over SDH(POS)和IP over ATM(POA)。POS将IP包直接装入SDH的虚容器中,通道开销少、实现简单,具有自动保护切换功能;POA的复接过程比较复杂,可以通过高系统开销提供较好的服务质量保证(QOS)。从目前的市场看,各大通信设备商都推出了基于POS/POA的产品,但总体成本较高,主要面向的是一些高
关键字:
E1 FPGA 单片机 嵌入式系统 适配电路 通讯 网络 无线
有两种预测,曾在中国半导体行业的发展中颇有影响。一种是中国的房价会下跌,而高科技企业会死亡。另一种预测来自Gartner公司发表的一份研究报告,报告认为,2010年,全球1/3的芯片公司将会消失,而中国的芯片公司将有90%会消失。 对第一种预测,且不说房价是否还在上涨,对中国的IC设计企业来说,不久前的“中国芯”评选活动结果可以作为一个推翻这种结论的反例。评选的结果中,十家中国最具代表性的集成电路企业的十款芯片分别荣获“2006年度‘中国芯’最佳市场表现奖”和“2006年度‘中国芯’最具潜质奖”。晶门
关键字:
EDA IC设计
中国半导体行业协会集成电路设计分会理事长王芹生在接受《中国电子报》记者采访时强调,今年,我国IC设计业又取得了惊人的发展,集中的一个重要表现就是到目前为止,超1亿美元的企业已经达到8家,超过去年1倍。 目前,我国集成电路设计产业已经进入健康和高速发展的阶段,大企业逐步形成,产业规模达到了一个新的高度,预计今年设计业产业规模将达到220亿元-240亿元人民币(含香港),比去年增长50%左右。 步入健康高速发展阶段 大企业逐步形成 设计业是集成电路产业的龙头和基础,在完成10年的初创之后
关键字:
EDA IC设计
Altera是一个团结紧密的团体,每一个成员都有共同的坚定的信念和为此信念奋斗不息的激情。我从John Daane身上也看到这一点。Daane是一位年轻的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,负责ASIC技术的研发。这又是他们的一个共同特点,这些投身FPGA事业的人物,几乎都曾是ASIC行业的专家。看来他们的确是一群志同道合的人,在若干年前看到FPGA行业发展的大好前景,所以聚到一起来了。 如果现在让我历
关键字:
FPGA
卷积交织和解交织原理简介
在DVB-C系统当中,实际信道中的突发错误往往是由脉冲干扰、多径衰落引起的,在统计上是相关的,所以一旦出现不能纠正的错误时,这种错误将连续存在。因此在DVB-C系统里,采用了卷积交织来解决这种问题。它以一定规律扰乱源符号数据的时间顺序,使其相关性减弱,然后将其送入信道,解交织器按相反规律恢复出源符号数据。
DVB-C的卷积交织和解交织原理为:交织由I=12(I为交织深度)个分支构成。每个分支的延时逐渐递增,递增的单元数M=n/I=204/12=17(M为交织基数)。这里的
关键字:
DVB-C FPGA 单片机 嵌入式系统
通过PCI EXPRESS兼容性测试 - 赛灵思VIRTEX-5 成为全球首个通过所有v1.1标准测试的FPGA 经验证的解决方案使用户可快速采用业界速度最快的、内建低功耗PCI Express 端点模块和串行收发器的65nm FPGA 赛灵思公司宣布其Virtex™-5 LXT FPGA通过了最新的PCI Express端点 v1.1
关键字:
FPGA v1.1标准 VIRTEX-5 测试 单片机 嵌入式系统 赛灵思 测试测量
本文介绍的是利用FPGA并行处理和计算能力,以Altera FPGA Stratix EP1S40为系统控制的核心实现的SOPC。
关键字:
FPGA 图像预处理 系统
fpga-cpld-eda介绍
您好,目前还没有人创建词条fpga-cpld-eda!
欢迎您创建该词条,阐述对fpga-cpld-eda的理解,并与今后在此搜索fpga-cpld-eda的朋友们分享。
创建词条
关于我们 -
广告服务 -
企业会员服务 -
网站地图 -
联系我们 -
征稿 -
友情链接 -
手机EEPW
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
京ICP备12027778号-2 北京市公安局备案:1101082052 京公网安备11010802012473